电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7027L55G

产品描述SRAM 32K X 16 DUAL PORT
产品类别存储   
文件大小685KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

7027L55G在线购买

供应商 器件名称 价格 最低购买 库存  
7027L55G - - 点击查看 点击购买

7027L55G概述

SRAM 32K X 16 DUAL PORT

7027L55G规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
Memory Size512 kbit
Organization32 k x 16
Access Time55 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
4.5 V
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
PGA-108
系列
Packaging
Tray
高度
Height
3.68 mm
长度
Length
30.48 mm
Memory TypeSDR
工厂包装数量
Factory Pack Quantity
3
类型
Type
Asynchronous
宽度
Width
30.48 mm

文档预览

下载PDF文档
HIGH-SPEED
32K x 16 DUAL-PORT
STATIC RAM
Features
IDT7027S/L
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25ns (max.)
Low-power operation
– IDT7027S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7027L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for bus
matching capability.
Dual chip enables allow for depth expansion without
external logic
IDT7027 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 5V (±10%) power supply
Available in 100-pin Thin Quad Flatpack (TQFP) and 108-pin
Ceramic Pin Grid Array (PGA)
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/
W
L
UB
L
CE
0L
CE
1L
OE
L
LB
L
R/
W
R
UB
R
CE
0R
CE
1R
OE
R
LB
R
I/O
8-15L
I/O
0-7L
BUSY
L
A
14L
A
0L
32Kx16
MEMORY
ARRAY
7027
I/O
Control
I/O
Control
I/O
8-15R
I/O
0-7R
BUSY
R
A
14R
A
0R
(1,2)
.
Address
Decoder
A
14L
A
0L
CE
0L
CE
1L
OE
L
R/W
L
Address
Decoder
A
14R
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
A
0R
CE
0R
CE
1R
OE
R
R/W
R
SEM
R
(2)
INT
R
3199 drw 01
SEM
L
INT
L
(2)
NOTES:
1.
BUSY
is an input as a Slave (M/S=V
IL
) and an output as a Master (M/S=V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
M/S
(2)
AUGUST 2015
DSC 3199/10
1
©2015 Integrated Device Technology, Inc.
昨日狂风大作大雨倾盆,今日也无风雨也无晴
三台共舞,小伙伴们你们那儿感受到台风的威力了吗?? 管管位置在福州这片,最近几年天气无常,从原先一个一年雨不停的地儿,连着闹了好几年旱灾,一年到头下不了几场雨,台风也连着几年对我们 ......
okhxyyo 聊聊、笑笑、闹闹
求助,关于7005和7026
之前一直在用 s3c2410+vivi+kernel2.4+ch7005 ch7005的驱动是在vivi下,通过i2c往某地址写入特定的值来实现vga输出的,这些值和地址在ch7005的datasheet上都有详细说明 在我这板子我是这样做 ......
xuan0912 嵌入式系统
请高手指点霍尔元件
:) 请各位高手指点:直流无刷电机能做绝缘强度(500伏兆欧表测量)检查吗?里面的霍尔元件能承受吗?...
why111122 模拟电子
大疆华为等FPGA笔试面试视频解答
FPGA历届面试题解答视频,希望对大家有用 364985 此内容由EEWORLD论坛网友njiggih原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
njiggih FPGA/CPLD
麻烦问下,怎样用一台主机连四显视屏和四健盘在一起玩斗地主游戏?
麻烦问下,怎样用一台主机连四显视屏和四健盘在一起玩斗地主游戏? ...
天雪 嵌入式系统
关于CH451驱动数码管!
请问大家谁用过CH451,我只想驱动数码管,遇到个问题,显示数字编码的数据只有8位,但是资料里穿数据要12位,不知道是什么意思。还有一点要向片内写命令,不知道为什么要写命令!谢谢!...
爱车的人 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1244  814  2536  2152  186  25  51  8  35  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved