电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC2G74GT-G

产品描述Flip Flops SNGL D-TYPE POSITIVE
产品类别逻辑    逻辑   
文件大小303KB,共26页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74LVC2G74GT-G在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC2G74GT-G - - 点击查看 点击购买

74LVC2G74GT-G概述

Flip Flops SNGL D-TYPE POSITIVE

74LVC2G74GT-G规格参数

参数名称属性值
Source Url Status Check Date2013-06-14 00:00:00
是否无铅含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
Reach Compliance Codeunknown

文档预览

下载PDF文档
74LVC2G74
Single D-type flip-flop with set and reset; positive edge trigger
Rev. 10 — 2 April 2013
Product data sheet
1. General description
The 74LVC2G74 is a single positive-edge triggered D-type flip-flop with individual data (D)
inputs, clock (CP) inputs, set (SD) and reset (RD) inputs, and complementary Q and Q
outputs.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing damaging backflow current through the device
when it is powered down.
The set and reset are asynchronous active LOW inputs and operate independently of the
clock input. Information on the data input is transferred to the Q output on the
LOW-to-HIGH transition of the clock pulse. The D inputs must be stable, one set-up time
prior to the LOW-to-HIGH clock transition for predictable operation.
Schmitt-trigger action at all inputs makes the circuit highly tolerant of slower input rise and
fall times.
2. Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant inputs for interfacing with 5 V logic
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
24
mA output drive (V
CC
= 3.0 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C
F2812程序固化后上电复位问题
现在遇到一个问题,我用的是F2812,做的系统里有两片DSP,之间存在通讯,将程序烧入Flash后,去掉仿真器上电,程序部分正常,要对硬件看门狗进行手动复位,而且要先复位先发送的那片DSP,在复位 ......
臻至水 DSP 与 ARM 处理器
【工程源码】基于FPGA的数字识别的实现
基于FPGA的数字识别的实现 1基于数字特征算法实现数字识别 我们采用基于数字特征的算法进行数字的识别,通过图像采集模块采集到图像,进行灰度化,二值化,然后进行数字特征的提取和统计来完 ......
小梅哥 FPGA/CPLD
CEF中国电子展金融危机时如何应对?
在CEF中国电子展的展出的电子元器件、电阻电容、电感、变压器、磁性元件、谐振器、振荡器、滤波器、电声器件、连接器、开关、继电器、微特电机、电线电缆、二极管、三极管、电力器件、晶闸管、 ......
dcqqok 嵌入式系统
Atmel SAM4E Xplained Pro学习笔记之串口
现在我就来简单介绍SAM4E16E的串口,在SAM4E16E这款MCU中,有4个串口,分别是两个UART和两个USART。如下图:185757这次我来使用板子上的UART1模块作为介绍。 首先在操作UART1时,我先得知道UAR ......
强仔00001 Microchip MCU
新版的Vivado 2016.1 (2016)是否比2015.4 (2015)的要好?
本帖最后由 plunify 于 2016-6-23 11:13 编辑 哦! Vivado 2016.1博文的笔迹还没干,2016.2版本已经出来了! 2016年的年初看到Vivado 2016.1的发布。从测试用户和开发者听到的,我们自然 ......
plunify FPGA/CPLD
热释电传感器
大家好!最近做了个热释电人体感应的电路,为什么上电第一次感应输出反应时间比较慢,以后再感应就没问题基本上和计算的时间差不多!87163还请高手帮忙解决一下!...
xingainian 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2524  605  2210  1114  2745  55  25  46  56  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved