电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC11PW112

产品描述Thick Film Resistors - SMD 1210 1.5ohms 5% Tol AEC-Q200
产品类别半导体    逻辑   
文件大小702KB,共14页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC11PW112在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC11PW112 - - 点击查看 点击购买

74LVC11PW112概述

Thick Film Resistors - SMD 1210 1.5ohms 5% Tol AEC-Q200

74LVC11PW112规格参数

参数名称属性值
产品种类
Product Category
Logic Gates
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
产品
Product
Single-Function Gate
Logic FunctionAND
Logic FamilyLVC
Number of Gates3 Gate
Number of Input Lines3 Input
Number of Output Lines1 Output
High Level Output Current- 24 mA
Low Level Output Current24 mA
传播延迟时间
Propagation Delay Time
3.7 ns
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
1.2 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOT-402
系列
Packaging
Tube
FunctionAND
高度
Height
0.95 mm
长度
Length
5.1 mm
Logic Type3-Input AND
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
Quiescent Current100 nA
工厂包装数量
Factory Pack Quantity
2400
宽度
Width
4.5 mm
单位重量
Unit Weight
0.007549 oz

文档预览

下载PDF文档
74LVC11
Triple 3-input AND gate
Rev. 6 — 17 November 2011
Product data sheet
1. General description
The 74LVC11 provides three 3-input AND functions.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Inputs accept voltages up to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LVC11D
74LVC11DB
74LVC11PW
74LVC11BQ
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1
SOT762-1
Type number
DHVQFN14 plastic dual in-line compatible thermal enhanced very
thin quad flat package; no leads; 14 terminals;
body 2.5
3
0.85 mm

74LVC11PW112相似产品对比

74LVC11PW112 74LVC11D
描述 Thick Film Resistors - SMD 1210 1.5ohms 5% Tol AEC-Q200 Logic Gates 3.3V TRIPLE 3-INPUT AND GATE
优秀电子工程师成长之道
工程师是科学家;工程师是艺术家;工程师也是思想家。”一位伟大的工程师曾经提出过这样的一段感言。不错,工程师是利用自然科学来创造工程的人。工程既是物质的也是思想上的。许多不朽 ......
tiankai001 下载中心专版
职业培训机构首倡“中小软件企业人才供应计划”
本报讯:近日,瑞海软件公司技术负责人李成坐在北大青鸟APTECH培训中心内设立的招聘现场,正根据笔试和面试结果宣读招聘的学员名单。这一次,李成在北大青鸟APTECH培训中心又招聘到3名java方向 ......
661023 嵌入式系统
触摸问题
本帖最后由 xiaoqzq 于 2014-1-15 19:37 编辑 我移植的ucGUI3.98, 触摸的时候我用程序附带的例程可以,但是我自己画个按钮就一点反应都没有,请问是什么问题啊,还有我改动#define LCD_SWAP_ ......
xiaoqzq 实时操作系统RTOS
大多数混合信号器件的一般接地原则
对于所有模拟设计而言,接地都是一个不容忽视的问题,而在基于 PCB的电路中,适当实施接地也具有同等重要的意义。数字和模拟设计工程师倾向于从不同角度考察混合信号器件, 本期为大家介绍一 ......
Aguilera 模拟与混合信号
cadence菜单.
cadence菜单....
fighting PCB设计
请问一个c8051f单片机时钟使用的问题
现在用c8051f020的片子,使用的是外部振荡器产生时钟。可是我看datasheet上说串口使用系统时钟,是串口必须使用片内的时钟产生所需的波特率吗?同一个片子能既使用外部时钟有使用片内的时钟吗, ......
fsadfsfsf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 668  774  2661  907  892  14  6  18  21  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved