电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N3Q001FG-1145CDI

产品描述Programmable Oscillators
产品类别无源元件   
文件大小170KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N3Q001FG-1145CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N3Q001FG-1145CDI - - 点击查看 点击购买

8N3Q001FG-1145CDI概述

Programmable Oscillators

8N3Q001FG-1145CDI规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
产品
Product
XO

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N3Q001 REV G
DATA SHEET
General Description
The IDT8N3Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum of high clock frequency and low phase noise
performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 10-lead Ceramic 5mm x
7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N3Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to 4
independent PLL M and N divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVPECL clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.244ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.265ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
V
EE
3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
CC
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N3Q001
10-lead Ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N3Q001GCD REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
分享下:脉冲电子围栏系统工作原理
电子围栏系统主机输出端产生高压脉冲信号并传到前端围栏上,前端围栏上形成回路后把信号回传到系 统主机的检测端,如果入侵行为或前端围栏被破坏、切断供电电源,系统主机会发出报警并可以把报 ......
banana 工业自动化与控制
IAR开发lm3s全系列教程 三
IAR开发lm3s全系列教程 三...
yuhua8688 微控制器 MCU
ST MEMS创意大赛第2贴 -- 项目介绍以及规划
本次创意的题目是:机械臂手势跟踪以及声控系统设计 按照规划应该是本周分享的内容应该是:搭建开发环境,熟悉GUI;但前边unico熟悉的已经差不多,母板基本上基本上固定的固件,因此,这边确 ......
传媒学子 ST MEMS传感器创意设计大赛专区
求助,2812和AD7732的联调问题!
利用2812的SPI与AD7732通讯,现在的问题是: 1.可以通过SPI读取AD7732各寄存器的数据,但无法修改,AD转换完成的标志位RDY一直为高。 RDY不变,说明转换未启动或未完成;寄存器的数据能读出默 ......
远方的牛 DSP 与 ARM 处理器
毕业设计求教
各位英雄: 小弟毕业课题确定了,平台是pxa255+wince4.2,我的核心板已经实现,包括128M的SDRAM,32M的Nor FLASH(EBOOT和内核)。要实现的功能主要有: 1、百兆网络,速度指标是3MB/s ......
shi991 嵌入式系统
STM32通过cc1020实现无线发射与接收
STM32使用串口通过cc1020实现无线发射与接收过程中,在大量发射与接收数据时如何能减少误码率 请大家指点,谢谢...
qrsgcslqg stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1834  2143  2184  2282  688  48  2  29  44  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved