电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MD56V62400H

产品描述4-Bank x 4,194,304-Word x 4-Bit SYNCHRONOUS DYNAMIC RAM
文件大小282KB,共28页
制造商OKI
官网地址http://www.oki.com
下载文档 选型对比 全文预览

MD56V62400H概述

4-Bank x 4,194,304-Word x 4-Bit SYNCHRONOUS DYNAMIC RAM

文档预览

下载PDF文档
E2G1050-17-X1
¡ Semiconductor
MD56V62400/H
¡ Semiconductor
This version: Mar. 1998
MD56V62400/H
Pr
el
im
in
ar
y
4-Bank
¥
4,194,304-Word
¥
4-Bit SYNCHRONOUS DYNAMIC RAM
DESCRIPTION
The MD56V62400/H is a 4-bank
¥
4,194,304-word
¥
4-bit synchronous dynamic RAM, fabricated
in Oki's CMOS silicon-gate process technology. The device operates at 3.3 V. The inputs and
outputs are LVTTL compatible.
FEATURES
Silicon gate, quadruple polysilicon CMOS, 1-transistor memory cell
4-bank
¥
4,194,304-word
¥
4-bit configuration
3.3 V power supply,
±0.3
V tolerance
Input
: LVTTL compatible
Output : LVTTL compatible
Refresh : 4096 cycles/64 ms
Programmable data transfer mode
CAS
latency (2, 3)
– Burst length (2, 4, 8)
– Data scramble (sequential, interleave)
• CBR auto-refresh, Self-refresh capability
• Package:
54-pin 400 mil plastic TSOP (Type II) (TSOPII54-P-400-0.80-K) (Product : MD56V62400/H-xxTA)
xx indicates speed rank.
PRODUCT FAMILY
Family
MD56V62400-10
MD56V62400-12
MD56V62400H-15
Max.
Frequency
100 MHz
83 MHz
66 MHz
Access Time (Max.)
t
AC2
9 ns
14 ns
9 ns
t
AC3
9 ns
10 ns
9 ns
1/28

MD56V62400H相似产品对比

MD56V62400H MD56V62400
描述 4-Bank x 4,194,304-Word x 4-Bit SYNCHRONOUS DYNAMIC RAM 4-Bank x 4,194,304-Word x 4-Bit SYNCHRONOUS DYNAMIC RAM

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 395  2261  2548  1928  2185  17  31  34  23  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved