电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4QV01KG-0055CDI8

产品描述Programmable Oscillators
产品类别无源元件   
文件大小329KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4QV01KG-0055CDI8在线购买

供应商 器件名称 价格 最低购买 库存  
8N4QV01KG-0055CDI8 - - 点击查看 点击购买

8N4QV01KG-0055CDI8概述

Programmable Oscillators

8N4QV01KG-0055CDI8规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
产品
Product
VCXO

文档预览

下载PDF文档
Quad-Frequency Programmable
VCXO
General Description
The IDT8N4QV01 is a Quad-Frequency Programmable VCXO with
very flexible frequency and pull-range programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum of high clock frequency and low phase noise
performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 10-lead ceramic 5mm x
7mm x 1.55mm package.
Besides the 4 default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4QV01 can be programmed via the I
2
C
interface to any output clock frequency between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷N (N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to 4
independent PLL, P, M and N divider registers (P, MINT, MFRAC and
N), reprogramming those registers to other frequencies under
control of FSEL0 and FSEL1 is supported. The extended
temperature range supports wireless infrastructure, tele-
communication and networking end equipment requirements.
IDT8N4QV01 REV G
DATASHEET
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order codes),
re-programmable by I
2
C
I
2
C programming interface for the output clock frequency, APR
and internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
Absolute pull-range (APR) programmable from ±4.5ppm to
±754.5ppm
One 2.5V or 3.3V LVDS differential clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.494ps
(typical)
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.594ps (typical)
2.5V or 3.3V supply voltage modes
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) packaging
Block Diagram
OSC
114.285 MHz
÷MINT,
MFRAC
2
VC
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock
®
NG
VCO
1950-2600MHz
÷N
Q
nQ
VC 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
A/D
7
25
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
7
IDT8N4QV01 REV G DATA SHEET
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4QV01GCD REVISION A MARCH 11, 2014
1
©2014 Integrated Device Technology, Inc.
555电路组成的振荡电路集锦
555电路组成的振荡电路集锦...
wangwei20060608 单片机
EEWORLD感谢有你--shower.xu
我也来凑个热闹。 1、2013年您在EEWORLD一共发表了多少主题帖(请点击我的话题-我的主题查看)回复了多少贴子(请点击我的话题-我的回复查看) 通过查看我的话题总共有23个,比我预计的 ......
shower.xu 聊聊、笑笑、闹闹
读懂动力电池回收利用的门道
工信部发布了《新能源汽车动力蓄电池回收利用管理暂行办法》,此后,国务院办公厅又印发《生产者责任延伸制度推行方案》(以下简称《方案》),倡导绿色制造,保护生态环境,其中对汽车生 ......
qwqwqw2088 模拟与混合信号
弱弱的问一问:#define FLAG (1<<0)有意义么?!
弱弱的问一问:#define FLAG (1...
redmonster 嵌入式系统
MSP430F5529 通用I/O口的设置
第一章,先学习I/O。I/O的操作是最基本的,而且这些寄存器也都要牢牢掌握。MSP430难就难在它有大量的寄存器需要设置,虽然不是每个都必须掌握,但I/O控制寄存器我觉得肯定还要记住的。这个太基 ......
fish001 微控制器 MCU
学模拟+如何最大限度减少线缆设计中的串扰
本帖最后由 dontium 于 2015-1-23 11:42 编辑 这是我在1月份看过的文章,这种方式和多层pcb设计同理,用电源或地层达到屏蔽作用,但是线缆还可以考虑自身的屏蔽能力,如使用带有屏蔽设计的线缆 ......
picasso101 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 475  1775  2546  775  1267  21  52  56  8  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved