电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCTS93HMSR

产品描述HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, UUC10
产品类别半导体    逻辑   
文件大小163KB,共9页
制造商Intersil ( Renesas )
官网地址http://www.intersil.com/cda/home/
下载文档 选型对比 全文预览

HCTS93HMSR概述

HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, UUC10

文档预览

下载PDF文档
HCTS93MS
August 1995
Radiation Hardened
4-Bit Binary Ripple Counter
Pinouts
14 LEAD CERAMIC DUAL-IN-LINE
METAL SEAL PACKAGE (SBDIP)
MIL-STD-1835 CDIP2-T14
TOP VIEW
CP1 1
MR1 2
MR2 3
NC 4
VCC 5
NC 6
NC 7
14 CP0
13 NC
12 Q0
11 Q3
10 GND
9 Q1
8 Q2
FeaturesIntersil
• 3 Micron Radiation Hardened SOS CMOS
• Total Dose 200K RAD (Si)
• SEP Effective LET No Upsets: >100 MEV-cm
2
/mg
• Single Event Upset (SEU) Immunity < 2 x 10
-9
Errors/
Bit-Day (Typ)
• Dose Rate Survivability: >1 x
10
12
RAD (Si)/s
• Dose Rate Upset >10
10
RAD (Si)/s 20ns Pulse
• Latch-Up Free Under Any Conditions
• Military Temperature Range: -55
o
C to +125
o
C
• Significant Power Reduction Compared to LSTTL ICs
• DC Operating Voltage Range: 4.5V to 5.5V
• LSTTL Input Compatibility
- VIL = 0.8V Max
- VIH = VCC/2 Min
• Input Current Levels Ii
5µA at VOL, VOH
CP1
14 LEAD CERAMIC METAL SEAL
FLATPACK PACKAGE (FLATPACK)
MIL-STD-1835 CDFP3-F14
TOP VIEW
1
2
3
4
5
6
7
14
13
12
11
10
9
8
CP0
NC
Q0
Q3
GND
Q1
Q2
Description
The Intersil HCTS93MS is a Radiation Hardened 4-bit binary
ripple counter consisting of four master-slave flip-flops
internally connected to provide a divide-by-two and a divide-
by-eight section. Each section has a separate clock input.
The HCTS93MS utilizes advanced CMOS/SOS technology
to achieve high-speed operation. This device is a member of
radiation hardened, high-speed, CMOS/SOS Logic Family.
MR1
MR2
NC
VCC
NC
NC
Ordering Information
PART NUMBER
HCTS93DMSR
HCTS93KMSR
HCTS93D/Sample
HCTS93K/Sample
HCTS93HMSR
TEMPERATURE RANGE
-55
o
C to +125
o
C
-55
o
C to +125
o
C
+25
o
C
+25
o
C
+25
o
C
SCREENING LEVEL
Intersil Class S Equivalent
Intersil Class S Equivalent
Sample
Sample
Die
PACKAGE
14 Lead SBDIP
14 Lead Ceramic Flatpack
14 Lead SBDIP
14 Lead Ceramic Flatpack
Die
DB NA
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
1-888-INTERSIL or 321-724-7143 | Copyright © Intersil Corporation 1999
Spec Number
File Number
480
518622
3060.1

HCTS93HMSR相似产品对比

HCTS93HMSR HCTS93D HCTS93KMSR HCTS93DMSR HCTS93K HCTS93MS
描述 HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, UUC10 HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, UUC10 HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, CDFP14 HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, CDIP14, SIDE BRAZED, CERAMIC, DIP-14 HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, UUC10 HCT SERIES, ASYN NEGATIVE EDGE TRIGGERED 3-BIT UP BINARY COUNTER, UUC10
MSP430F1系列单片机,串口中断问题
MSP430F149单片机,中断发送函数 我理解的发送过程是这样的,大家先看下这样理解对不对?:首先,代码设置中断标志,UTXIFG1 = 1,程序进入发送中断函数发送一个字节,发送完毕后,MC ......
iamseer 嵌入式系统
gooogleman 看到该贴请进
gooogleman, 我听论坛的兄弟说你有WINCE下的 SKYPE软件, 不知能发给我一份吗? 我找了好几天了也没找到。急用. 非常感谢. EMAIL: LHEART@263.NET...
sibyl 嵌入式系统
关于电感和电容的数学模型解释
i=C*(dv/dt);v=L*(di/dt)。 模型解释为:当电压(电流)不随时间变化而变化时(也就是一个恒定值【常数】),因常数导数为0(V'=0,I'=0),故会使得电流(电压)为0。 所以: ......
Jacktang 模拟与混合信号
初学入门资源汇总
(1) 开发板选择:国内有很多开发板厂家,这里就不一一列出,大家可以根据需要选择;同时一些论坛会搞活动免费赠送开发板,比如21IC中国电子网经常有免费赠送开发板的活动,大家可以多多 ......
Jacktang 微控制器 MCU
花生壳使用说明
花生壳3系列是一套完全免费的桌面式域名管理和动态域名解析( ddns )等功能为一体的客户端软件。 花生壳客户端向用户提供全方位的桌面式域名管理以及动态域名解析服务。 拥有花生壳只需 ......
飞雪 工业自动化与控制
有谁收到过这个通知吗?中国嵌入式课件大赛
2009中国嵌入式系统教学课件大赛----参赛费free,奖金最高3万元! 大赛评委由工业界、教育界资深专家共同担任。其中,院士3人,教育部教学指导委员会主任级专家4人,嵌入式知名企业的管理人 ......
zjl2050 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1751  1201  1917  1651  597  13  10  22  29  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved