电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SMDTD04150XA00KT00

产品描述Film Capacitors SMD-PET 1.5 F 100 VDC 12.7x10.2x6 SC5040
产品类别无源元件   
文件大小173KB,共7页
制造商WIMA
官网地址https://www.wima.de/
下载文档 详细参数 全文预览

SMDTD04150XA00KT00在线购买

供应商 器件名称 价格 最低购买 库存  
SMDTD04150XA00KT00 - - 点击查看 点击购买

SMDTD04150XA00KT00概述

Film Capacitors SMD-PET 1.5 F 100 VDC 12.7x10.2x6 SC5040

SMDTD04150XA00KT00规格参数

参数名称属性值
产品种类
Product Category
Film Capacitors
制造商
Manufacturer
WIMA
电容
Capacitance
1.5 uF
电压额定值 DC
Voltage Rating DC
100 VDC
容差
Tolerance
10 %
长度
Length
6 mm
宽度
Width
12.7 mm
高度
Height
10.2 mm
电容-nF
Capacitance - nF
1500 nF
单位重量
Unit Weight
0.035274 oz

文档预览

下载PDF文档
WIMA SMD-PET
Metallized Polyester (PET) SMD Film Capacitors with Box Encapsulation.
Capacitances from 0.01
mF
to 6.8
mF.
Rated Voltages from 63 VDC to 1000 VDC.
Size Codes from 1812 to 6054.
Special Features
˜
Size codes 1812, 2220, 2824,
4030, 5040 and 6054 with PET
and encapsulated
˜
Operating temperature up to 100° C
˜
Self-healing
˜
According to RoHS 2011/65/EU
D
Electrical Data
Capacitance range:
0.01
mF
to 6.8
mF
Rated voltages:
63 VDC, 100 VDC, 250 VDC, 400 VDC,
630 VDC, 1000 VDC
Capacitance tolerances:
±20%, ±10% (±5% available subject
to special enquiry)
Operating temperature range:
–55+ C to +100+ C (+125° C available
subject to special enquiry)
Climatic test category:
55/100/21 according to IEC
for size codes 1812 to 2824
55/100/56 according to IEC
for size codes 4030 to 6054
Insulation resistance
at +20+ C:
U
r
U
test
C
0.33
mF
3.75 x 10
3
(mean value: 1 x 10
4
M¸)
1 x 10
4
(mean value: 5 x 10
4
M¸)
63 VDC 50 V
100 VDC 100 V
250 VDC 100 V
Test voltage:
1.6 U
r
, 2 sec.
Voltage derating:
A voltage derating factor of 1.25 % per K
must be applied from +85) C for DC
voltages and from +75) C for AC
voltages
Reliability:
Operational life
300 000 hours
Failure rate
2 fit (0.5 x U
r
and 40+ C)
Typical Applications
For general DC-applications e.g.
˜
By-pass
˜
Blocking
˜
Coupling and decoupling
˜
Timing
Construction
Dielectric:
Polyethylene-terephthalate (PET) film
Capacitor electrodes:
Vacuum-deposited
Internal construction:
0.33
mF
< C
6.8
mF
1250 sec (M¸ x
mF)
(mean value: 3000 sec)
3000 sec (M¸ x
mF)
(mean value: 10 000 sec)
Measuring time: 1 min.
Dissipation factors
at +20) C: tan
d
Plastic film
Vacuum-deposited
electrode
Metal contact layer
(schoopage)
Terminating plate
at f
1 kHz
10 kHz
100 kHz
C
0.1
mF
8 x 10
-3
15 x 10
-3
30 x 10
-3
0.1
mF
< C
1.0
mF
8 x 10
-3
15 x 10
-3
C > 1.0
mF
10 x 10
-3
Maximum pulse rise time:
for pulses equal to the rated voltage
Encapsulation:
Solvent-resistant, flame-retardant plastic
case, UL 94 V-0
Terminations:
Tinned plates.
Marking:
Box colour: Black.
Capacitance
m
F
0.01
0.033
0.1
0.33
1.0
3.3
...
...
...
...
...
...
0.022
0.068
0.22
0.68
2.2
6.8
Pulse rise time V/
m
sec
max. operation/test
100 VDC 250 VDC 400 VDC
35/350
20/200
10/100
6/60
4/40
3/30
40/400
40/400
12/120
9/90
7/70
35/350
21/210
14/140
10/100
63 VDC
30/300
20/200
10/100
8/80
3.5/35
3/30
630 VDC 1000 VDC
40/400
25/250
17/170
50/500
32/320
Dip Solder Test/Processing
Resistance to soldering heat:
Test Tb in accordance with DIN IEC
60068-2-58/DIN EN 60384-19.
Soldering bath temperature max. 260+ C.
Soldering duration max. 5 sec.
Change in capacitance
D
C/C
5 %.
Soldering process:
Re-flow soldering (see temperature/time
graphs page 13).
04.16
Packing
Available taped and reeled in blister pack.
Detailed taping information and graphs
at the end of the catalogue.
For further details and graphs please
refer to Technical Information.
17
【ST电机套件评测】三、进阶任务和默认任务
本帖最后由 whoislj 于 2018-6-25 10:02 编辑 感谢ST 和 EEworld 给我这次参加电机套件的评测。本篇主要是讲讲新旧电机库的区别和对SDK5.0的浅见。 一、新旧版本电机驱动库的对比评测 ......
whoislj stm32/stm8
带说明的SDRAM VHDL、verilogIP核
绝对实用的SDRAM控制器代码...
wenhuawu FPGA/CPLD
中断处理
原理和处理流程大概都明白了,谁能给一个具体的流程么?也就是我如何在我的系统中添加我自己的一个中断!...
123000 嵌入式系统
ads2020安装遇到的问题
我之前安装过201601版,后来license不能用又下了吴川斌老师的ads2020版本,按他的教程装完后,双击ads图标打不开,后来又换几个版本都是一样的,大概换了7、8次吧,快吐了都,后来总结了下,应 ......
EvanF 无线连接
用高级语言设计电路时的主要过程
在用高级语言来设计电路时,主要的过程是这样的:VHDL的英文全写是:VHSIC(Very High Speed Integrated Circuit)Hardware Descriptiong Language.翻译成中文就是超高速集成电路硬件描述语言。因 ......
settleinsh FPGA/CPLD
flash操作的一些疑惑?
一、ecc 和 spare area 格式的疑问: 具体是这样的: 在代码里面我看到这样的操作 在系统启动的时候,调用flash驱动,进行预留块的读操作,此时读的是spare area, 因为,我的flash是大页的 ......
ericalee 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1247  2636  2746  2441  2201  57  13  58  32  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved