电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCTS132D

产品描述HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14
产品类别半导体    逻辑   
文件大小127KB,共9页
制造商Intersil ( Renesas )
官网地址http://www.intersil.com/cda/home/
下载文档 选型对比 全文预览

HCTS132D概述

HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14

文档预览

下载PDF文档
HCTS132MS
August 1995
Radiation Hardened
Quad 2-Input NAND Schmitt Trigger
Pinouts
14 LEAD CERAMIC DUAL-IN-LINE
METAL SEAL PACKAGE (SBDIP)
MIL-STD-1835 CDIP2-T14
TOP VIEW
A1 1
B1 2
Y1 3
A2 4
14 VCC
13 B4
12 A4
11 Y4
10 B3
9 A3
8 Y3
Features
• 3 Micron Radiation Hardened SOS CMOS
• Total Dose 200K RAD (Si)
• SEP Effective LET No Upsets: >100 MEV-cm
2
/mg
• Single Event Upset (SEU) Immunity < 2 x 10
-9
Errors/Bit-Day
(Typ)
• Dose Rate Survivability: >1 x 10
12
RAD (Si)/s
• Dose Rate Upset >10
10
RAD (Si)/s 20ns Pulse
• Latch-Up Free Under Any Conditions
• Military Temperature Range:
-55
o
C to +125 C
o
B2 5
Y2 6
GND 7
• Significant Power Reduction Compared to LSTTL ICs
• DC Operating Voltage Range: 4.5V to 5.5V
• LSTTL Input Compatibility
- VIL = 0.8V Max
- VIH = VCC/2 Min
• Input Current Levels Ii
5µA at VOL, VOH
14 LEAD CERAMIC METAL SEAL
FLATPACK PACKAGE (FLATPACK)
MIL-STD-1835 CDFP3-F14
TOP VIEW
A1
B1
Y1
A2
B2
Y2
GND
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
B4
A4
Y4
B3
A3
Y3
Description
The Intersil HCTS132MS is a Radiation Hardened Quad 2-Input
NAND Schmitt Trigger inputs. A high on both inputs forces the
output to a Low state.
The HCTS132MS utilizes advanced CMOS/SOS technology to
achieve high-speed operation. This device is a member of
radiation hardened, high-speed, CMOS/SOS Logic Family.
The HCTS132MS is supplied in a 14 lead Ceramic flatpack
(K suffix) or a SBDIP Package (D suffix).
TRUTH TABLE
INPUTS
OUTPUTS
Bn
L
H
L
H
Yn
H
H
H
L
Ordering Information
PART
NUMBER
HCTS132DMSR
TEMPERATURE
RANGE
-55
o
C to +125
o
C
SCREENING
LEVEL
Intersil Class
S Equivalent
Intersil Class
S Equivalent
PACKAGE
14 Lead SBDIP
An
L
L
H
H
14 Lead
Ceramic
Flatpack
14 Lead SBDIP
nA
(1, 4, 9, 12)
HCTS132KMSR
-55
o
C to +125
o
C
NOTE: L = Logic Level Low, H = Logic level High
Functional Diagram
HCTS132D/
Sample
HCTS132K/
Sample
+25
o
C
Sample
+25
o
C
Sample
14 Lead
Ceramic
Flatpack
Die
nY
(3, 6, 8, 11)
nO
(2, 5, 10, 13)
HCTS132HMSR
+25
o
C
Die
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
http://www.intersil.com or 407-727-9207
|
Copyright
©
Intersil Corporation 1999
Spec Number
File Number
500
518604
3062.1
DB NA

HCTS132D相似产品对比

HCTS132D HCTS132DMSR HCTS132HMSR HCTS132K HCTS132KMSR HCTS132MS
描述 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, UUC14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDFP14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14
锁相环无法锁相新人求解
:Cry::Cry:搞了几天了,我想实现基本功能,锁住相位和频率,输入是250HZ左右能锁住我就满足了,求解电阻电容参数怎么配置啊,我这个电路出了什么问题,一直在22HZ频率振动输出,刚注册的号子只 ......
18186571573 模拟电子
科威PLC芯片组开发实例(十一)
实战攻坚! 本节,给大家讲解针对EASY-M0806R这款PLC的SCAN用户驱动子程序该完成的功能。 通过前面的讲解,大家应该知道,SCAN是在梯形图完成一次扫描以后被系统调用的程序,在这个程序 ......
断琴残风 单片机
各位弄个CCD的兄弟们帮帮忙进来看看 实在是没办法了
我现在要用FPGA做一个 ICX274CCD 驱动 里面有AD9949,问题来了 AD9949里面的双采样SHP SHD 默认 SHP = 0X24 SHD = 0X00 可是我老觉得不对 我觉得SHP=0x18 而SHD = 0x56 才对 各位大哥 到 ......
xvshiping FPGA/CPLD
目测有奖征文百分百中奖!最后几天啦!
这个三月不仅莺飞草长!还有诸多惊喜等你噢!不信?往下看!{:1_125:} 是德感恩月发起征文活动,奖品多多,更有大奖示波器要送出! 小管掐指一算{:1_128:},是德提供奖品90份,EEWORLD提供 ......
EEWORLD社区 测试/测量
TMS320C6722的bootload管脚分布
在使用QFP封装的6722芯片的时候,碰到一个尴尬的问题,就是6722的外部地址线只有12根,寻址能力是2^12=4096,就是4K的32bit字,这个空间是远远不够用来存放程序的。 TI的解决方案是使用 ......
灞波儿奔 DSP 与 ARM 处理器
聚焦问题
哪位大虾知道模拟摄像机自动聚焦方案?聚焦效果好,聚焦速度快的。 ...
lixmlxm 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 377  685  166  2572  117  37  26  6  27  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved