电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCTS00DMSR

产品描述HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14, SIDE BRAZED, CERAMIC, DIP-14
产品类别逻辑    逻辑   
文件大小52KB,共9页
制造商Intersil ( Renesas )
官网地址http://www.intersil.com/cda/home/
标准
下载文档 选型对比 全文预览

HCTS00DMSR概述

HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14, SIDE BRAZED, CERAMIC, DIP-14

文档预览

下载PDF文档
HCTS00MS
August 1995
Radiation Hardened
Quad 2-Input NAND Gate
Pinouts
14 LEAD CERAMIC DUAL-IN-LINE
METAL SEAL PACKAGE (SBDIP)
MIL-STD-1835 CDIP2-T14
TOP VIEW
A1 1
B1 2
Y1 3
A2 4
B2 5
Y2 6
14 VCC
13 B4
12 A4
11 Y4
10 B3
9 A3
8 Y3
Features
• 3 Micron Radiation Hardened SOS CMOS
• Total Dose 200K RAD (Si)
• SEP Effective LET No Upsets: >100 MEV-cm
2
/mg
• Single Event Upset (SEU) Immunity < 2 x 10
-9
Errors/Bit-Day
(Typ)
• Dose Rate Survivability: >1 x 10
12
RAD (Si)/s
• Dose Rate Upset >10
10
RAD (Si)/s 20ns Pulse
• Cosmic Ray Upset Immunity < 2 x 10
-9
Errors/Gate Day (Typ)
• Latch-Up Free Under Any Conditions
• Military Temperature Range: -55 C to +125 C
• Significant Power Reduction Compared to LSTTL ICs
• DC Operating Voltage Range: 4.5V to 5.5V
• LSTTL Input Compatibility
- VIL = 0.8V Max
- VIH = VCC/2 Min
• CMOS Input Compatibility Ii
5µA at VOL, VOH
o
o
GND 7
14 LEAD CERAMIC METAL SEAL FLATPACK PACKAGE
(FLATPACK) MIL-STD-1835 CDFP3-F14
TOP VIEW
A1
B1
Y1
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
B4
A4
Y4
B3
A3
Y3
Description
The Intersil HCTS00MS is a Radiation Hardened Quad 2-Input
NAND Gate. A high on both inputs forces the output to a Low
state.
The HCTS00MS utilizes advanced CMOS/SOS technology to
achieve high-speed operation. This device is a member of radia-
tion hardened, high-speed, CMOS/SOS Logic Family.
The HCTS00MS is supplied in a 14 lead Ceramic flatpack
(K suffix) or a SBDIP Package (D suffix).
A2
B2
Y2
GND
TRUTH TABLE
INPUTS
An
L
Bn
L
H
L
H
OUTPUTS
Yn
H
H
H
L
Ordering Information
PART
NUMBER
HCTS00DMSR
TEMPERATURE
RANGE
-55
o
C to +125
o
C
SCREENING
LEVEL
Intersil Class
S Equivalent
Intersil Class
S Equivalent
Sample
PACKAGE
14 Lead SBDIP
L
H
H
NOTE: L = Logic Level Low, H = Logic level High
HCTS00KMSR
-55
o
C to +125
o
C
14 Lead Ceramic
Flatpack
14 Lead SBDIP
Functional Diagram
An
(1, 4, 9, 12)
Yn
HCTS00D/
Sample
HCTS00K/
Sample
HCTS00HMSR
+25
o
C
+25
o
C
Sample
14 Lead Ceramic
Flatpack
Bn
(3, 6, 8, 11)
+25 C
Die
Die
(2, 5, 10, 13)
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
http://www.intersil.com or 407-727-9207
|
Copyright
©
Intersil Corporation 1999
Spec Number
File Number
370
518774
2139.2
DB NA
o

HCTS00DMSR相似产品对比

HCTS00DMSR HCTS00K HCTS00MS HCTS00D HCTS00HMSR HCTS00KMSR
描述 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14, SIDE BRAZED, CERAMIC, DIP-14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, UUC14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDFP14
Cadence仿真步骤.
Cadence仿真步骤....
fighting PCB设计
串口和孤儿节点
我使用树莓派和Zigbee Coordinator串口相连,Zigbee Coordinator与7个节点组成子网。通过树莓派周期性的通过串口给Coordinator心跳,然后Coordinator在接受到该串口数据之后给EndDevice发心跳包 ......
mocai 无线连接
图片中的7407是什么器件?
http://jutang.athost.net/a.jpg 图片中的7407是什么器件,有什么功能啊?...
lbkdh1982 嵌入式系统
使用CCS调试8168 i2c的问题
大家好, 最近使用CCS调试8168裸板,有一些莫名其妙的问题。 代码如下: #define I2C0_BASE 0x48028000 #define I2C0_CON *( Uint ......
TYP DSP 与 ARM 处理器
哪些年,我们用过的联网型门禁系统的通讯方式!
门禁通讯方式的发展历史RS232串口通讯阶段二十多年前,随着计算机、计算机软件、单片机自动控制技术的蓬勃发展,可以通过计算机管理的智能型门禁系统开始出现。由于计算机后面通常带有一个RS232 ......
cindyyang83 工业自动化与控制
挤地铁的时候,手放在哪里才能避免尴尬?
不知道在北京的筒子们有没有体验过高峰期的西二旗,在车上周围都是爷们还好,大家个挤个的,全凭身手,即便是贴在一起也无所谓,但是周围有女性的话,首先要使劲扶着栏杆尽量保持距离,有时候这 ......
mmmllb 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1951  2282  2402  2080  2581  19  33  21  37  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved