电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TKTGA40.000/40.000

产品描述Clock Generator,
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小216KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TKTGA40.000/40.000概述

Clock Generator,

PT7V4050TKTGA40.000/40.000规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Preliminary Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
• PLL with quartz stabilized VCXO
• Loss of signals alarm
• Return to nominal clock upon LOS
• Input data rates from 8 kb/s to 65 Mb/s
• Tri-state output
• User defined PLL loop response
• NRZ data compatible
• Single +5.0V power supply
General Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported:
12.000~65.536 MHz
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
LossOf Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPOUT
OPN
Op
Amp
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recovery
Package Leads
T: Thru-Hole
G: Surface Mount
M: Metal Can
CLK2 Divider
A: Divide by 2
E: Div ide by 32
B: Divide by 4
F: Divide by 64
C: Divide by 8
G: Divide by 128
D: Divide by 16
H: Divide by 256
K: Disable
T
B
C
G
A
51.840 / 25.920
CLK2 Frequency
module
CLK1 Frequency
Power Supply
A: 5.0V
C: ± 20ppm
F: ±32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
51.840
54.000
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.000
13.384
16.777
16.896
17.920
18.936
20.000
20.480
22.1184
24.586
30.720
38.880
47.457
65.536
60.000
24.704
32.000
40.000
49.152
19.440
61.440
25.000
32.768
41.2416
49.408
35.328
62.208
27.000
33.330
41.943
50.000
40.960
62.500
PT0125(05/03)
1
Ver:0
F2807x 比较模块
最近再看子F28075的这个比较模块,发现每个模块的两个比较器,正负端都是同一信号,或者为外部模拟输入,或者是DAC,也就是说,这两个比较器的最终输出永远都是一样的? 231588 ...
Charles 微控制器 MCU
在WinCE系统中怎么保护自己的软件!
设备和系统都是别人已经做好了的。我只是在上面开发。 现在想解决一个问题,我的软件安装到这个设备上之后,怎么才能保护她,被人拷贝走之后不能使用。 我现在能做的就只有在自己的软件上加 ......
hangtianxinxi 嵌入式系统
关于设备静电防护问题
本帖最后由 elec32156 于 2020-6-28 16:41 编辑 想请教下设备静电防护的问题,设备是接的220V交流电,内部有一个220V转24V的电源盒(类似于电脑机箱电源,图片是电源框图),输出24V给设备主 ......
elec32156 电源技术
WiFi DFS和WiFi自适应的介绍
1.关于WIFI DFS介绍 DFS(Dynamic Frequency Selection)动态频率选择,这个概念只针对具有5G频段的产品,比如802.11a和802.11ax标准。DFS是为了使无线产品主动探测军方使用的频率,并主动选 ......
火辣西米秀 无线连接
请问:ce shell的加载机制
请问ce shell的加载机制是怎样的? shell是什么时候加载的呢? 可否从系统启动开始讲解...
uestc_wangsong 嵌入式系统
各种单片机CPLD/FPGA开发板
各种单片机CPLD/FPGA开发板 详细情况请访问: http://www.ednchina.com/blog/yangguang1975/...
guangyang1975 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1351  866  2924  1299  2005  3  7  32  51  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved