电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V05S15J8

产品描述SRAM 8K x 8 3.3v Dual- Port Ram
产品类别存储   
文件大小160KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V05S15J8在线购买

供应商 器件名称 价格 最低购买 库存  
70V05S15J8 - - 点击查看 点击购买

70V05S15J8概述

SRAM 8K x 8 3.3v Dual- Port Ram

70V05S15J8规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
Memory Size64 kbit
Organization8 k x 8
Access Time15 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
3 V
Supply Current - Max215 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
PLCC-68
系列
Packaging
Reel
高度
Height
3.63 mm
长度
Length
24 mm
Memory TypeSDR
Moisture SensitiveYes
工作温度范围
Operating Temperature Range
0 C to + 70 C
工厂包装数量
Factory Pack Quantity
250
类型
Type
Asynchronous
宽度
Width
24 mm
单位重量
Unit Weight
0.171777 oz

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
IDT70V05S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
A
12L
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
JUNE 2012
1
©2012 Integrated Device Technology, Inc.
DSC 2941/10
让驾驶成为乐趣!设计互动无干扰的信息娱乐系统
科技是当今新上市车辆的一个重要卖点。过去,消费者们更看重汽车的道路性能,但现在的消费者更愿意为车载电子产品的出色性能买单,而且这种趋势有增无减。 412653汽车科技的中心是信息娱乐系统 ......
EEWORLD社区 微控制器 MCU
TI DSP如何选择外部时钟?
DSP的内部指令周期较高,外部晶振的主频不够,因此DSP大多数片内均有PLL。但每个系列不尽相同。 1)TMS320C2000系列: TMS320C20x:PLL可以÷2,×1,×2和×4,因此 ......
fish001 DSP 与 ARM 处理器
【已出】出闲置开发板
本帖最后由 qinkaiabc 于 2017-4-22 01:38 编辑 ↓↓↓↓↓↓↓已出↓↓↓↓↓↓↓↓↓↓↓ 296350 296351 ↓↓↓↓↓↓↓已出↓↓↓↓↓↓↓↓↓↓↓ 收到的神秘奖品:i.MX 6 IOT EVB ......
qinkaiabc 淘e淘
大家看看下面的代码有问题吗??
module decoder_74LS138(G1, G2A, G2B, A, Y ); //定义输入输出端口input G1,G2A,G2B;input A;output Y; //除非G2A和G2B置低且G1置高,否则74HC138将保持所有输出为高assign Y = ((G1==1)& ......
feng1020300125 FPGA/CPLD
altium designer PCB设计中的全局编辑功能
网上很多网友都反映altium designer在某些方面还是优于10年经典版protel99se ,所以在空闲之余也下载了一个免安装绿化版的altium designer折腾了下。希望altium designer不要追究我使用了盗版 ......
pa2792 PCB设计
第2讲 SOPC开发流程及开发平台简介.pdf
第2讲 SOPC开发流程及开发平台简介.pdf ...
zxopenljx FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 44  2814  2415  1973  2228  1  57  49  40  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved