电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4256ZC-45T100C

产品描述CPLD - Complex Programmable Logic Devices PROGRAMMABLE SUPER FAST HI DENSITY PLD
产品类别可编程逻辑器件    可编程逻辑   
文件大小5MB,共60页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
下载文档 详细参数 全文预览

LC4256ZC-45T100C在线购买

供应商 器件名称 价格 最低购买 库存  
LC4256ZC-45T100C - - 点击查看 点击购买

LC4256ZC-45T100C概述

CPLD - Complex Programmable Logic Devices PROGRAMMABLE SUPER FAST HI DENSITY PLD

LC4256ZC-45T100C规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Lattice(莱迪斯)
零件包装代码QFP
包装说明TQFP-100
针数100
Reach Compliance Codenot_compliant
ECCN代码EAR99
其他特性YES
最大时钟频率150 MHz
系统内可编程YES
JESD-30 代码S-PQFP-G100
JESD-609代码e0
JTAG BSTYES
长度14 mm
湿度敏感等级3
专用输入次数10
I/O 线路数量64
宏单元数256
端子数量100
组织10 DEDICATED INPUTS, 64 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP100,.63SQ,20
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
峰值回流温度(摄氏度)240
电源1.8 V
可编程逻辑类型EE PLD
传播延迟4.5 ns
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压1.9 V
最小供电电压1.7 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm

文档预览

下载PDF文档
ispMACH 4000ZE Family
1.8V In-System Programmable
Ultra Low Power PLDs
August 2013
Data Sheet DS1022
®
Features
High Performance
f
MAX
= 260MHz maximum operating frequency
t
PD
= 4.4ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• 32 to 256 macrocells
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
Space-saving ucBGA and csBGA packages*
Easy System Integration
• Operation with 3.3V, 2.5V, 1.8V or 1.5V
LVCMOS I/O
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing support
• Open-drain output option
• Programmable output slew rate
• 3.3V PCI compatible
• I/O pins with fast setup path
Input hysteresis*
• 1.8V core power supply
• IEEE 1149.1 boundary scan testable
• IEEE 1532 ISC compliant
• 1.8V In-System Programmable (ISP™) using
Boundary Scan Test Access Port (TAP)
• Pb-free package options (only)
On-chip user oscillator and timer*
*New enhanced features over original ispMACH 4000Z
Ease of Design
• Flexible CPLD macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Ultra Low Power
Standby current as low as 10µA typical
1.8V core; low dynamic power
Operational down to 1.6V V
CC
Superior solution for power sensitive consumer
applications
• Per pin pull-up, pull-down or bus keeper
control*
Power Guard with multiple enable signals*
Table 1. ispMACH 4000ZE Family Selection Guide
ispMACH 4032ZE
Macrocells
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Packages (I/O + Dedicated Inputs)
48-Pin TQFP (7 x 7mm)
64-Ball csBGA (5 x 5mm)
64-Ball ucBGA (4 x 4mm)
100-Pin TQFP (14 x 14mm)
132-Ball ucBGA (6 x 6mm)
144-Pin TQFP (20 x 20mm)
144-Ball csBGA (7 x 7mm)
1. Pb-free only.
© 2012 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
1
ispMACH 4064ZE
64
4.7
2.5
3.2
241
1.8V
32+4
48+4
48+4
64+10
ispMACH 4128ZE
128
5.8
2.9
3.8
200
1.8V
ispMACH 4256ZE
256
5.8
2.9
3.8
200
1.8V
32
4.4
2.2
3.0
260
1.8V
32+4
32+4
64+10
96+4
96+4
64+10
96+14
108+4
64+10
96+4
www.latticesemi.com
1
DS1022_01.8
Raw timer 篇
Raw timer 实现了软件timer 的功能,由于采用了目前最快的算法,所以这个模块的效率是相当高的。 1 RAW_U16 raw_timer_create(RAW_TIMER *timer_ptr, RAW_U8 *name_ptr, RAW_ ......
jorya_txj 嵌入式系统
[C/C++] 【高效c语言】(九)--用C语言实现高效嵌入式系统编程
1、引言 随着市场竞争的日趋激烈,要求电子工程师能够在短时间内编写出执行效率高而又可靠的嵌入式系统的执行代码。同时,由于实际系统的日趋复杂,要求所写的代码规范、模块化并便于多个 ......
小煜 编程基础
对open82977352 版主提出表扬!
全国大学生电子设计大赛已过,竞赛版块自然“荒凉了不少”,但是open82977352版主还在坚守岗位,在竞赛版块默默地努力工作着。 附上证据: 32887 小娜非常感动,号召各位版主多多向open8 ......
小娜 聊聊、笑笑、闹闹
EDA课设中的一个难点
我的课设题目是电动拉门,其中开门需要59个脉冲,前三个脉冲间隔100ms、60ms、30ms,然后是51个20ms间隔,后五个脉冲间隔是30、60、 100、200、400,单位同为ms。然后关门也是59个脉冲,前三个 ......
谷溪玄牝 FPGA/CPLD
为win98的电源管理加锁
众所周知,Win95具有设置密码的功能,可不知道大家注意到没有,从“挂起”状态返回Win95时,系统并不要求我们输入密码。此问题在Win95中除非借助于专门的软件,否则是无法加以解决的,不过当我 ......
birdpaladin 电源技术
TFFS文件系统COPY符号未定义。
1.建立TFFS,格式化FLASH并挂载后,在SHELL中用devs命令可以看到"/tffs"了。可以执行LS、CD命令,但一执行copy命令就说符号未定义,怎么回事啊? 2.FLASH扇区大小是128K,在调用tffsDevFormat时 ......
you168you 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2677  2115  1580  2319  1166  44  45  17  56  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved