电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71T75602S166PFG

产品描述USB Connectors 5P SS R/A RECEP SURF MNT MICRO USB
产品类别存储   
文件大小252KB,共27页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

71T75602S166PFG在线购买

供应商 器件名称 价格 最低购买 库存  
71T75602S166PFG - - 点击查看 点击购买

71T75602S166PFG概述

USB Connectors 5P SS R/A RECEP SURF MNT MICRO USB

71T75602S166PFG规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
Memory Size18 Mbit
Organization512 k x 36
Access Time3.5 ns
Maximum Clock Frequency166 MHz
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
2.625 V
电源电压-最小
Supply Voltage - Min
2.375 V
Supply Current - Max245 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
20 mm
Memory TypeSDR
Moisture SensitiveYes
工作温度范围
Operating Temperature Range
0 C to + 70 C
工厂包装数量
Factory Pack Quantity
72
类型
Type
Synchronous
宽度
Width
14 mm
单位重量
Unit Weight
0.023175 oz

文档预览

下载PDF文档
512K x 36, 1M x 18
2.5V Synchronous ZBT™ SRAMs
2.5V I/O, Burst Counter
Pipelined Outputs
IDT71T75602
IDT71T75802
Features
512K x 36, 1M x 18 memory configurations
Supports high performance system speed - 200 MHz
(3.2 ns Clock-to-Data Access)
ZBT
TM
Feature - No dead cycles between write and read
cycles
Internally synchronized output buffer enable eliminates the
need to control
OE
Single R/W (READ/WRITE) control pin
Positive clock-edge triggered address, data, and control
signal registers for fully pipelined applications
4-word burst capability (interleaved or linear)
Individual byte write (BW
1
-
BW
4
) control (May tie active)
Three chip enables for simple depth expansion
2.5V power supply (±5%)
2.5V I/O Supply (V
DDQ
)
Power down controlled by ZZ input
Boundary Scan JTAG Interface (IEEE 1149.1 Compliant)
Packaged in a JEDEC standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA)
Green parts available, see Ordering Information
Functional Block Diagram - 512K x 36
LBO
512Kx36 BIT
MEMORY ARRAY
Address
Address A [0:18]
CE1
,
CE2
,
CE2
R
/
W
CEN
ADV/LD
BW
x
D
Q
D
Q
Control
DI
DO
D
Input Register
Q
Clk
Control Logic
Mux
Sel
Clock
D
Output Register
Q
OE
Gate
Clk
TMS
TDI
TCK
TRST
(optional)
JTAG
TDO
Data I/O [0:31],
I/O P[1:4]
5313 drw 01
OCTOBER 2017
1
©2017 Integrated Device Technology, Inc.
DSC-5313/11
请教一下锁相环到底是到底是相位负反馈系统还是频率负反馈系统?
纠结了好久的一个问题.请达人指点迷津 ...
ultron001 模拟电子
求助:如何解决CPU工作正常但读写却不正常的问题
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 最近开发新产品时遇到一个难题,检测到设备CPU工作正常,但却无法读写,读写口电位均正常,请各路高手赐教. ...
xxh970820 消费电子
新手的天堂
http://dianzigood.lingd.net 欢迎大家进入,希望得到您宝贵的意见!...
guoqingling988 嵌入式系统
安防产品功能大跃升时代安防的四大主轴
高画质产品独领风骚 2008年绝对是各项安防产品功能大跃升的新时代!随着安防系统性能不断提升,以及满足使用者对于高画质的需求,有关高解析的各项技术不断推陈出新。在今年展会上从前端 ......
xyh_521 工业自动化与控制
AC/DC输出接地问题
各位前辈,学生选用了一款AD/DC模块输出12V,但是用示波器测量输出后发现噪声很大,是50mV纹波加500mV毛刺,进一步只测试DC输出地,地本身就有那500MV的毛刺。把DC输出地通过Y电容与大地相连,5 ......
zhaoyanhao 电源技术
招聘电子工程师
本公司招聘电子工程师。要求有3-5年以上单片机开发软硬件工作经验;会熟练使用汇编及C语言;熟悉大 功率逆变器(300W以上的)及50安培控制器等。有良好沟通能力,工作态度认真,有合作精神。工 ......
janjan 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1895  607  445  826  2391  39  13  9  17  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved