电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

HCC4027BF

产品描述DUAL-J-K MASTER-SLAVE FLIP-FLOP
产品类别逻辑    逻辑   
文件大小270KB,共12页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 选型对比 全文预览

HCC4027BF概述

DUAL-J-K MASTER-SLAVE FLIP-FLOP

HCC4027BF规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称ST(意法半导体)
零件包装代码DIP
包装说明DIP, DIP16,.3
针数16
Reach Compliance Codenot_compliant
系列4000/14000/40000
JESD-30 代码R-GDIP-T16
JESD-609代码e0
负载电容(CL)50 pF
逻辑集成电路类型J-K FLIP-FLOP
最大频率@ Nom-Sup3500000 Hz
位数2
功能数量2
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装等效代码DIP16,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源3/18 V
传播延迟(tpd)300 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)18 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度7.62 mm
最小 fmax3.5 MHz

HCC4027BF相似产品对比

HCC4027BF HCF4027 4027 HCF4027BC1
描述 DUAL-J-K MASTER-SLAVE FLIP-FLOP DUAL-J-K MASTER-SLAVE FLIP-FLOP DUAL-J-K MASTER-SLAVE FLIP-FLOP DUAL-J-K MASTER-SLAVE FLIP-FLOP

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 14  45  1066  1082  1683 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved