电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCC4022BM1

产品描述COUNTERS/DIVIDERS
文件大小264KB,共12页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 全文预览

HCC4022BM1概述

COUNTERS/DIVIDERS

文档预览

下载PDF文档
HCC/HCF4017B
HCC/HCF4022B
COUNTERS/DIVIDERS
4017B DECADE COUNTER WITH 10
DECODED OUTPUTS
4022B OCTAL COUNTER WITH 8
DECODED OUTPUTS
.
.
.
.
.
.
.
.
FULLY STATIC OPERATION
MEDIUM SPEED OPERATION-12MHz (typ.) AT
V
DD
= 10V
STANDARDIZED SYMMETRICAL OUTPUT
CHARACTERISTICS
QUIESCENT CURRENT SPECIFIED TO 20V
FOR HCC DEVICE
INPUT CURRENT OF 100nA AT 18V AND 25°C
FOR HCC DEVICE
100% TESTED FOR QUIESCENT CURRENT
5V, 10V, AND 15V PARAMETRIC RATINGS
MEETS ALL REQUIREMENTS OF JEDEC TEN-
TATIVE STANDARD N° 13A, ”STANDARD
SPECIFICATIONS FOR DESCRIPTION OF ”B”
SERIES CMOS DEVICES”
EY
(Plastic Package)
F
(Ceramic Frit Seal Package)
M1
(Micro Package)
C1
(Plastic Chip Carrier)
ORDER CODES :
HCC40XXBF
HCF40XXBM1
HCF40XXBEY
HCF40XXBC1
DESCRIPTION
The
HCC4017B/4022B
(extended temperature
range) and
HCF4017B/4022B
(intermediate tem-
perature range) are monolithic integrated circuits,
available in 16-lead dual in-line plastic or ceramic
package and plastic micro package.
The
HCC/HCF4017B
and
HCC/HCF4022B
are 5-
stage and 4-stage Johnson counters having 10 and
8 decoded outputs, respectively. Inputs include a
CLOCK, a RESET, and a CLOCK INHIBIT signal.
Schmitt trigger action in the CLOCK input circuit pro-
vides pulse shaping that allows unlimited clock input
pulse rise and fall times. These counters are ad-
vanced one count at the positive clock signal tran-
sition if the CLOCK INHIBIT signal is low. Counter
advancement via the clock line is inhibited when the
CLOCK INHIBIT signal is high. A high RESET signal
clears the counter to its zero count. Use of the
Johnson decade-counter configuration permits
high-speed operation, 2-input decimal-decode gat-
ing, and spike-free decoded outputs. Anti-lock gat-
ing is provided, thus assuring proper counting
sequence. The decoded outputs are normally low
and go high only at their respective decoded time
slot. Each decoded output remains high for one full
clock cycle. A CARRY-OUT signal completes one
June 1989
4017B
PIN CONNECTIONS
4022B
1/12
前辈们同学们好,问个protel2004的问题
今年大二,刚刚学protel 2004,很感兴趣。想问一个小白的问题,学校的protel 是老版的,project项目栏可以在右下角找到,而2004右下角没有那个按钮,想问一下,1如果project栏被关闭,到哪里可 ......
daniel_yang 模拟电子
FPGA 中的竞争和冒险现象-FPGA数字电路设计经验
信号在 FPGA器件内部通过连线和逻辑单元时,都有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。 信号的高 ......
心仪 FPGA/CPLD
MSP430倍频得到的8MHz信号可以用作定时器A的时钟源信号吗?
如题,用示波器看倍频后的信号不是标准的方波,所以有些疑问。...
东方龙未名 微控制器 MCU
这个座子是什么器件?
问题,如图片或附件,请高手指点,感激不尽 ...
jamkaung 无线连接
TMS320C6748_UART(1) - 基本知识
 通用异步收发传输器(Universal Asynchronous Receiver/Transmitter),通常称作UART,是一种异步收发传输器。该总线可双向通信,可以实现去全双工传输和接收。将资料由串行通信与并行通信间作 ......
fish001 DSP 与 ARM 处理器
windows 驱动 求救,TDI 没法接收到数据,各位高手快帮帮我
我正在 做一个串口转TCP的虚拟驱动,打开本地传输地址成功,连接成功,发数据成功,用 SetEventHandler() 注册回调函数也成功,但是有数据过来时,回调函数没有被调用,我看了好多例子了,写的都和我差 ......
chn369 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1243  384  2471  2764  1430  4  15  30  18  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved