电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4Q001EG-0008CDI8

产品描述Programmable Oscillators PROGRAMMABLE 5X7 OSCILLATOR
产品类别无源元件   
文件大小163KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4Q001EG-0008CDI8在线购买

供应商 器件名称 价格 最低购买 库存  
8N4Q001EG-0008CDI8 - - 点击查看 点击购买

8N4Q001EG-0008CDI8概述

Programmable Oscillators PROGRAMMABLE 5X7 OSCILLATOR

8N4Q001EG-0008CDI8规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
产品
Product
XO
封装 / 箱体
Package / Case
7 mm x 5 mm x 1.55 mm
长度
Length
7 mm
宽度
Width
5 mm
系列
Packaging
Cut Tape
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
1000
单位重量
Unit Weight
0.006562 oz

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N4Q001 REV G
DATA SHEET
General Description
The IDT8N4Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum high clock frequency and low phase noise performance.
The device accepts 2.5V or 3.3V supply and is packaged in a small,
lead-free (RoHS 6) 10-lead ceramic 5mm x 7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to four
independent PLL divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVDS clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.253ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.263ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N4Q001
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4Q001GCD
REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
MSP430G2553的资料收集
这段时间学习Launchpad所搜集的一些程序,希望对大家有用。。...
mandide TI技术论坛
基于FPGA的智能温度控制器
502031 ...
至芯科技FPGA大牛 FPGA/CPLD
分享一些最近比较受关注的精彩博文
比拼:两款汽车爆震传感器之间的性能发动机爆震传感器的用途是通过监控发动机振动来提高发动机效率和性能。 发动机控制单元 (ECU) 使用该数据调整燃油空气比,以减少“发动机发出碰撞声”并更 ......
eric_wang TI技术论坛
测评报告汇总:新版中科蓝讯AB32VG1 RISC-V开发板
活动详情:【新版中科蓝讯AB32VG1 RISC-V开发板】测评|【新版中科蓝讯AB32VG1 RISC-V开发板】免费试用_电子工程世界 (eeworld.com.cn) 测评报告汇总:(更新到9月30日) @Ansersion ......
okhxyyo 国产芯片交流
请问各位坛友:有了解南京中电电气集团公司的吗?
这个公司怎么样?据我了解该公司以前搞变压器。今天接他们的HR的电话,问我愿意去他们那里工作否?...
eeleader 工作这点儿事
百度文库下载器
使用此软件免积分下载百度文库...
平行缘分 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 367  1359  1425  2495  1315  10  12  31  18  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved