电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC08APW-AUJ

产品描述Logic Gates Quad 2-input AND gate
产品类别半导体    逻辑   
文件大小882KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 全文预览

74LVC08APW-AUJ在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC08APW-AUJ - - 点击查看 点击购买

74LVC08APW-AUJ概述

Logic Gates Quad 2-input AND gate

74LVC08APW-AUJ规格参数

参数名称属性值
产品种类
Product Category
Logic Gates
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
产品
Product
Single-Function Gate
Logic FunctionAND
Logic Family74LVC
Number of Gates4 Gate
Number of Input Lines8 Input
Number of Output Lines4 Output
传播延迟时间
Propagation Delay Time
11 ns
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
1.65 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-14
系列
Packaging
Reel
系列
Packaging
MouseReel
系列
Packaging
Cut Tape
工作温度范围
Operating Temperature Range
- 40 C to + 125 C
Output Current50 mA
Output Voltage3.3 V
Pd-功率耗散
Pd - Power Dissipation
500 mW (1/2 W)
工厂包装数量
Factory Pack Quantity
2500
单位重量
Unit Weight
0.004949 oz

文档预览

下载PDF文档
74LVC08A
Quad 2-input AND gate
Rev. 7 — 19 April 2016
Product data sheet
1. General description
The 74LVC08A provides four 2-input AND gates.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of these
devices as translators in mixed 3.3 V and 5 V applications.
2. Features and benefits
5 V tolerant inputs for interfacing with 5 V logic
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Direct interface with TTL levels
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LVC08AD
74LVC08ADB
74LVC08APW
74LVC08ABQ
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1
SOT762-1
Type number
DHVQFN14 plastic dual in-line compatible thermal enhanced very
thin quad flat package; no leads; 14 terminals;
body 2.5
3
0.85 mm

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 105  524  2138  2774  1469  3  11  44  56  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved