电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4Q001KG-0146CDI

产品描述Programmable Oscillators PROGRAMMABLE 5X7 OSCILLATOR
产品类别无源元件   
文件大小163KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4Q001KG-0146CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N4Q001KG-0146CDI - - 点击查看 点击购买

8N4Q001KG-0146CDI概述

Programmable Oscillators PROGRAMMABLE 5X7 OSCILLATOR

8N4Q001KG-0146CDI规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
产品
Product
XO
封装 / 箱体
Package / Case
7 mm x 5 mm x 1.55 mm
长度
Length
7 mm
宽度
Width
5 mm
系列
Packaging
Tube
工厂包装数量
Factory Pack Quantity
364
单位重量
Unit Weight
0.006562 oz

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N4Q001 REV G
DATA SHEET
General Description
The IDT8N4Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum high clock frequency and low phase noise performance.
The device accepts 2.5V or 3.3V supply and is packaged in a small,
lead-free (RoHS 6) 10-lead ceramic 5mm x 7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to four
independent PLL divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVDS clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.253ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.263ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N4Q001
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4Q001GCD
REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
如何利用三极管设计开关电路,当电路开通时可以通过完整的正弦波信号?
急助:如何利用三极管设计开关电路,当电路开通时可以通过完整的正弦波信号?现在只能通过正弦波的上半部分。求大神指导 ...
huyangshu0 PCB设计
请问谁知道怎样在MSP430单片机建立上电标志?
请问谁知道怎样在MSP430单片机建立上电标志?...
less_than 微控制器 MCU
如何查看pda的注册表?
如题...
gskinggs 嵌入式系统
汽修示波器测量汽车发动机冷却风扇信号及分析
汽车发动机的冷却风扇是车辆冷却系统的重要组成部分,若风扇出现故障,则会导致发动机冷却不足或冷却过度,造成发动机工作环境恶化,进而影响发动机的性能和使用寿命。风扇的性能直接影响发动机 ......
Micsig麦科信 汽车电子
wince音频相关
各位,所谓wince支持音频的三种架构: 1.MDD/PDD模式.2.Wavedev2模式.3.UAM模式 但是,一个系统,我怎么知道用的是什么模式呢? 还是三种模式可以并存,互补干扰呢? 请高手解释~感谢感谢~...
gyl52114 嵌入式系统
这个硬件问题不懂,,请教
有没有朋友弄过放大比较电路啊,最近本来在弄东西要用到比较电路,,, 就是一直弄不出来,,,烦死了,,貌似芯片用lm386 先谢谢了...
chenjinmei 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2019  2283  1686  1539  1789  43  30  2  50  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved