电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA360M000BGR

产品描述LVPECL Output Clock Oscillator, 360MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA360M000BGR概述

LVPECL Output Clock Oscillator, 360MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA360M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率360 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
stm32新手求助,卡死在nop_process()怎么办?
求助啊,调试JOYSTICK的DEMO时候,卡死在nop_process()了,为什么啊? PS:用的万利板子...
铃铛 stm32/stm8
晒WEBENCH设计的过程+升压电路的设计
一、进入WNBENCH前,选择《电源》,并填入相应的参数 点开始 163594 二、为了作以比较,点下面的按钮 163596 三、显示了多种选择: 163597 四、选择第一种选择,并按《开 ......
dontium 模拟与混合信号
嵌入式视屏推荐
师兄给我推荐了一套嵌入式的视频,我学了几周,受益匪浅,特推荐给像我这样的菜鸟。 这套视频教程好像有几个版本,我用的是2440开发板,所以下载的是2440版本,其他版本的我也列了出来 24 ......
kuajiang Linux开发
RFM60数据手册(中文版)
供大家学习参考,有兴趣的朋友可以加我QQ:2295711227 一起交流探讨 RFM60数据手册...
szhoperf 无线连接
MOSFET管“完全饱和导通”?
经常看到有人说MOSFET完全饱和导通,谁能提供一款能完全饱和导通的MOSFET瞧瞧? 思维完全停留在BJT,用BJT来理解MOSFET? 截止->线性区->低压降导通,BJT为截止区-放大区-饱和区,MOSF ......
PowerAnts 模拟电子
AD通过脚本程序画蚊香型线的方法
本帖最后由 qq849682862 于 2014-8-25 20:24 编辑 现在很多做微波通讯产品的企业,要求在PCB里放置圆形的螺旋走线来实现高频天线的作用,并且要求能够简便的设置螺线走线的宽度、线距、圈数 ......
qq849682862 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2575  1292  2459  1756  452  50  16  52  46  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved