电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N3Q001FG-0067CDI

产品描述Programmable Oscillators
产品类别无源元件   
文件大小170KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N3Q001FG-0067CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N3Q001FG-0067CDI - - 点击查看 点击购买

8N3Q001FG-0067CDI概述

Programmable Oscillators

8N3Q001FG-0067CDI规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
产品
Product
XO

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N3Q001 REV G
DATA SHEET
General Description
The IDT8N3Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum of high clock frequency and low phase noise
performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 10-lead Ceramic 5mm x
7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N3Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to 4
independent PLL M and N divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVPECL clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.244ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.265ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
V
EE
3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
CC
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N3Q001
10-lead Ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N3Q001GCD REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
读书有礼:小读芯片设计书籍,参与Mentor有奖知识测试
活动时间:即日起至3月31日 活动参与流程 347207选择《Mentor Catapult工具 Case Study:低功耗设计是arm的核心价值》或者《使用CALIBRE AUTO-WAIVERS的物理IP豁免管理》进行下载和阅读; ......
EEWORLD社区 FPGA/CPLD
一个小的键盘控制加减程序 加法时结果不对,高手帮忙看一下~谢谢
这个程序是要用两个键盘分别控制加1和减1,在数码管上显示出来,做减法的时候没问题,但做加法的时候结果不规律,比如3以后再按一下就会是5.看了很久没找到问题在哪,高手帮看看~谢谢 用的芯片 ......
houyb 嵌入式系统
我这样做对吗
今天早晨做了一件很气恼的事,估计对方也挺生气。 先说一下事情经过,早晨骑自行车上班,走到这个路口,这个路口有三个车道,一个左转,一个直行加右转,一个非机动车道,每天早晨人多的时 ......
jishuaihu 聊聊、笑笑、闹闹
座谈题目:简化客户端电话设计 - C54x上实作eXpressDSP兼容算法
座谈题目:简化客户端电话设计 - C54x上实作eXpressDSP兼容算法...
maker 单片机
AD18打开3D模式闪一下就黑了,怎么回事呢
别的电脑试过没问题,就现在用的电脑会出现这个问题,而且卸载重装好几次了(每个盘都试过),有相同经历的小伙伴吗 ...
liuzhiying666 PCB设计
IAR for AVR 不能用Atmel-ICE在线调试吗。
如题,IAR for AVR 不能用Atmel-ICE在线调试吗。请大家帮忙解答。谢谢。 另外,IAR生成的.D90文件怎么导入Atmel Studio总是报错。 知道的能不能帮忙解答下,谢谢。 ...
周景贤 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2816  1593  2052  1547  1808  47  52  21  54  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved