电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC1G86GW-G

产品描述Logic Gates 3.3V PICOGATE 2-INPUT EXC.OR G
产品类别逻辑    逻辑   
文件大小224KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC1G86GW-G在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC1G86GW-G - - 点击查看 点击购买

74LVC1G86GW-G概述

Logic Gates 3.3V PICOGATE 2-INPUT EXC.OR G

74LVC1G86GW-G规格参数

参数名称属性值
零件包装代码TSSOT
包装说明TSSOP,
针数5
Reach Compliance Codeunknown
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G5
长度2.05 mm
逻辑集成电路类型XOR GATE
功能数量1
输入次数2
端子数量5
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd)13 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
宽度1.25 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC1G86
Rev. 12 — 9 March 2017
2-input EXCLUSIVE-OR gate
Product data sheet
1
General description
The 74LVC1G86 provides the 2-input EXCLUSIVE-OR function.
Inputs can be driven from either 3.3 V or 5 V devices. These features allow the use of
these devices in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial Power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the
device when it is powered down.
2
Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2 000 V
MM JESD22-A115-A exceeds 200 V
±24 mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C

74LVC1G86GW-G相似产品对比

74LVC1G86GW-G 74LVC1G86GM-G 74LVC1G86GV125 74LVC1G86GM132 74LVC1G86GM115 74LVC1G86GS132 74LVC1G86GF132
描述 Logic Gates 3.3V PICOGATE 2-INPUT EXC.OR G Logic Gates 3.3V 2-INPUT EX-OR GATE MOSFET 40V N-Ch UltraFET PowerTrench Logic Gates SINGLE D-TYPE Logic Gates 3.3V 2-INPUT EX-OR Logic Gates 13ns 5.5V 250mW Logic Gates 3.3V SINGLE 2-INPUT
产品种类
Product Category
- Logic Gates Logic Gates Logic Gates Logic Gates Logic Gates Logic Gates
制造商
Manufacturer
- NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
RoHS - Details Details Details Details Details Details
Logic Family - LVC LVC LVC LVC - LVC
Number of Gates - 1 Gate 1 Gate 1 Gate 1 Gate - 1 Gate
Number of Input Lines - 2 Input 2 Input 2 Input 2 Input - 2 Input
Number of Output Lines - 1 Output 1 Output 1 Output 1 Output - 1 Output
High Level Output Current - - 32 mA - 32 mA - 32 mA - 32 mA - - 32 mA
Low Level Output Current - 32 mA 32 mA 32 mA 32 mA - 32 mA
传播延迟时间
Propagation Delay Time
- 2.8 ns 2.4 ns 2.8 ns 2.8 ns 13 ns 2.8 ns
电源电压-最大
Supply Voltage - Max
- 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
电源电压-最小
Supply Voltage - Min
- 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V
最小工作温度
Minimum Operating Temperature
- - 40 C - 40 C - 40 C - 40 C - 40 C - 40 C
最大工作温度
Maximum Operating Temperature
- + 125 C + 125 C + 125 C + 125 C + 125 C + 125 C
安装风格
Mounting Style
- SMD/SMT SMD/SMT SMD/SMT SMD/SMT - SMD/SMT
封装 / 箱体
Package / Case
- SOT-886 SOT-753 SOT-886 SOT-886 XSON-6 XSON
系列
Packaging
- Cut Tape Cut Tape Cut Tape Reel Reel Reel
Function - XOR XOR XOR XOR - XOR
高度
Height
- 0.46 mm 1 mm 0.46 mm 0.46 mm - 0.46 mm (Max)
长度
Length
- 1.45 mm 3.1 mm 1.45 mm 1.45 mm - 1.05 mm (Max)
工作电源电压
Operating Supply Voltage
- 1.8 V, 2.5 V, 3.3 V, 5 V 1.8 V, 2.5 V, 3.3 V, 5 V 1.8 V, 2.5 V, 3.3 V, 5 V 1.8 V, 2.5 V, 3.3 V, 5 V - 1.8 V, 2.5 V, 3.3 V, 5 V
工厂包装数量
Factory Pack Quantity
- 5000 3000 5000 5000 5000 5000
宽度
Width
- 1 mm 1.7 mm 1 mm 1 mm - 1.05 mm (Max)
Logic Type - - 2-Input OR CMOS CMOS - CMOS
Quiescent Current - - 100 nA 100 nA 100 nA - 100 nA
MSP430G2553的ADC采样速度精确到500Hz的问题,请大家帮忙看一下
参阅了MSP430G2553的资料和网络上达人的帖子,最终还是不能得到一个500Hz(要精准)的ADC采样速度 现在,请大家给于帮助,设置一下ADC,得到这样的一个采样速率!谢谢 参看了22.3 ADC10 Reg ......
wgsxsm 微控制器 MCU
vs2005(c++)
ListCtrlUseDlg.obj : error LNK2005: "private: void __cdecl CListCtrlUseDlg::FillListCtrl(void)" (?FillListCtrl@CListCtrlUseDlg@@AAAXXZ) 已经在 ListCtrlUse.obj 中定义 1>ListCtrlUse ......
leadsky 嵌入式系统
【NUCLEO-L552ZE测评】小小温度计
拓展板上面的NTC接到开发板的A0接口。对应PA3引脚,第8通道的ADC。 这次用例程的ADC板块的ADC_MultiChannelSingleConversion工程,大致看一下程序的功能如下: 从一开始,ADC就会按顺序在 ......
hzz592788 测评中心专版
另类烤鸡蛋方法!标题要有吸引力,其实是altera CIII starter板的问题
首先要说的是这块板非常漂亮,由于外部接口比较少,而之前对FPGA(ALTERA和XILINX)这块用得比较熟悉,没有拿到板之后没有做什么实验!最近用来调试示波器V2.0,发现板子上主FPGA芯片非常烫(没 ......
lrz123 DIY/开源硬件专区
dBm等的概念辨析
1、dBmdBm是一个考征功率绝对值的值,计算公式为:10lgP(功率值/1mw)。 如果发射功率P为1mw,折算为dBm后为0dBm。 对于40W的功率,按dBm单位进行折算后的值应为:10lg(40W/1mw)=10lg(40000 ......
fengzhang2002 无线连接
spi_loopback_interrupts例子中的中断断过程
1、点我也不清楚,在初始化SPIFFRX时,bit12~8(RXFFST)=0,bit4~0(RXFFIL)=8,而按资料上说,当RXFFST 》=RXFFIL时发生接收中断,而又是在接收中断服务程序中接收数据,那岂不是不发生中断就接 ......
z_jzhao DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 380  1512  460  2569  16  33  43  28  5  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved