Logic Gates Quad 2-Input OR Gate
参数名称 | 属性值 |
Brand Name | Fairchild Semiconductor |
是否无铅 | 不含铅 |
是否Rohs认证 | 符合 |
厂商名称 | Fairchild |
零件包装代码 | TSSOP |
包装说明 | TSSOP, TSSOP14,.25 |
针数 | 14 |
制造商包装代码 | 14 LD,TSSOP,JEDEC MO-153, 4.4MM WIDE |
Reach Compliance Code | compliant |
ECCN代码 | EAR99 |
系列 | AC |
JESD-30 代码 | R-PDSO-G14 |
JESD-609代码 | e4 |
长度 | 5 mm |
负载电容(CL) | 50 pF |
逻辑集成电路类型 | XOR GATE |
最大I(ol) | 0.012 A |
湿度敏感等级 | 1 |
功能数量 | 4 |
输入次数 | 2 |
端子数量 | 14 |
最高工作温度 | 85 °C |
最低工作温度 | -40 °C |
封装主体材料 | PLASTIC/EPOXY |
封装代码 | TSSOP |
封装等效代码 | TSSOP14,.25 |
封装形状 | RECTANGULAR |
封装形式 | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH |
峰值回流温度(摄氏度) | 260 |
电源 | 3.3/5 V |
Prop。Delay @ Nom-Sup | 12.5 ns |
传播延迟(tpd) | 12.5 ns |
认证状态 | Not Qualified |
施密特触发器 | NO |
座面最大高度 | 1.2 mm |
最大供电电压 (Vsup) | 6 V |
最小供电电压 (Vsup) | 2 V |
标称供电电压 (Vsup) | 3.3 V |
表面贴装 | YES |
技术 | CMOS |
温度等级 | INDUSTRIAL |
端子面层 | Nickel/Palladium/Gold (Ni/Pd/Au) |
端子形式 | GULL WING |
端子节距 | 0.65 mm |
端子位置 | DUAL |
处于峰值回流温度下的最长时间 | NOT SPECIFIED |
宽度 | 4.4 mm |
Base Number Matches | 1 |
74AC86MTC | 74AC86MTC_Q | 74AC86SCX | 74AC86PC_Q | 74AC86SJ | |
---|---|---|---|---|---|
描述 | Logic Gates Quad 2-Input OR Gate | Logic Gates Quad 2-Input OR Gate | Logic Gates Quad 2-Input OR Gate | Logic Gates Quad 2-Input OR Gate Exclusive OR Gate | Logic Gates Quad 2-Input OR Gate |
Brand Name | Fairchild Semiconductor | - | Fairchild Semiconductor | - | Fairchild Semiconductor |
是否无铅 | 不含铅 | - | 不含铅 | - | 不含铅 |
是否Rohs认证 | 符合 | - | 符合 | - | 符合 |
厂商名称 | Fairchild | - | Fairchild | - | Fairchild |
零件包装代码 | TSSOP | - | SOIC | - | SOP |
包装说明 | TSSOP, TSSOP14,.25 | - | SOP, SOP14,.25 | - | 5.30 MM, EIAJ TYPE2, SOP-14 |
针数 | 14 | - | 14 | - | 14 |
制造商包装代码 | 14 LD,TSSOP,JEDEC MO-153, 4.4MM WIDE | - | 14LD,SOIC,JEDEC MS-012, .150\", NARROW BODY | - | 14LD,SOP,EIAJ TYPE II, 5.3MM WIDE |
Reach Compliance Code | compliant | - | compliant | - | compliant |
ECCN代码 | EAR99 | - | EAR99 | - | EAR99 |
系列 | AC | - | AC | - | AC |
JESD-30 代码 | R-PDSO-G14 | - | R-PDSO-G14 | - | R-PDSO-G14 |
JESD-609代码 | e4 | - | e3 | - | e3 |
长度 | 5 mm | - | 8.65 mm | - | 10.2 mm |
负载电容(CL) | 50 pF | - | 50 pF | - | 50 pF |
逻辑集成电路类型 | XOR GATE | - | XOR GATE | - | XOR GATE |
最大I(ol) | 0.012 A | - | 0.012 A | - | 0.012 A |
湿度敏感等级 | 1 | - | 1 | - | 1 |
功能数量 | 4 | - | 4 | - | 4 |
输入次数 | 2 | - | 2 | - | 2 |
端子数量 | 14 | - | 14 | - | 14 |
最高工作温度 | 85 °C | - | 85 °C | - | 85 °C |
最低工作温度 | -40 °C | - | -40 °C | - | -40 °C |
封装主体材料 | PLASTIC/EPOXY | - | PLASTIC/EPOXY | - | PLASTIC/EPOXY |
封装代码 | TSSOP | - | SOP | - | SOP |
封装等效代码 | TSSOP14,.25 | - | SOP14,.25 | - | SOP14,.3 |
封装形状 | RECTANGULAR | - | RECTANGULAR | - | RECTANGULAR |
封装形式 | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH | - | SMALL OUTLINE | - | SMALL OUTLINE |
峰值回流温度(摄氏度) | 260 | - | NOT SPECIFIED | - | 260 |
电源 | 3.3/5 V | - | 3.3/5 V | - | 3.3/5 V |
Prop。Delay @ Nom-Sup | 12.5 ns | - | 12.5 ns | - | 12.5 ns |
传播延迟(tpd) | 12.5 ns | - | 12.5 ns | - | 12.5 ns |
认证状态 | Not Qualified | - | Not Qualified | - | Not Qualified |
施密特触发器 | NO | - | NO | - | NO |
座面最大高度 | 1.2 mm | - | 1.75 mm | - | 2.1 mm |
最大供电电压 (Vsup) | 6 V | - | 6 V | - | 6 V |
最小供电电压 (Vsup) | 2 V | - | 2 V | - | 2 V |
标称供电电压 (Vsup) | 3.3 V | - | 3.3 V | - | 3.3 V |
表面贴装 | YES | - | YES | - | YES |
技术 | CMOS | - | CMOS | - | CMOS |
温度等级 | INDUSTRIAL | - | INDUSTRIAL | - | INDUSTRIAL |
端子面层 | Nickel/Palladium/Gold (Ni/Pd/Au) | - | Matte Tin (Sn) | - | Matte Tin (Sn) |
端子形式 | GULL WING | - | GULL WING | - | GULL WING |
端子节距 | 0.65 mm | - | 1.27 mm | - | 1.27 mm |
端子位置 | DUAL | - | DUAL | - | DUAL |
处于峰值回流温度下的最长时间 | NOT SPECIFIED | - | NOT SPECIFIED | - | NOT SPECIFIED |
宽度 | 4.4 mm | - | 3.9 mm | - | 5.3 mm |
Base Number Matches | 1 | - | 1 | - | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved