电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX16-FPL84

产品描述Development Software
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A42MX16-FPL84在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX16-FPL84 - - 点击查看 点击购买

A42MX16-FPL84概述

Development Software

A42MX16-FPL84规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
零件包装代码LCC
包装说明PLASTIC, LCC-84
针数84
Reach Compliance Codeunknown
其他特性ALSO OPERATES AT 5V SUPPLY
最大时钟频率56 MHz
CLB-Max的组合延迟4 ns
JESD-30 代码S-PQCC-J84
JESD-609代码e0
长度29.3116 mm
湿度敏感等级3
可配置逻辑块数量1232
等效关口数量24000
端子数量84
最高工作温度70 °C
最低工作温度
组织1232 CLBS, 24000 GATES
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)225
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.572 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度29.3116 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
新人请教大尺寸LCD背光电路设计问题,感谢。
帮朋友设计大尺寸LCD背光驱动电路。平时都是做小尺寸的电路,不熟悉大尺寸电路,不晓得有什么区别。表面看上去就是电压提升以及电流提升而已。求推荐有此经验的推荐几款IC。要求:输入电压19V, ......
aoyezhong 电源技术
帮忙看一下这款FPGA开发板怎么样?
我对FPGA不太了解,前些天看到mouser上新出的的这款板子,不到800块钱挺便宜的,如果作为新手入门怎么样? 玩这种板子需要官方提供例程吗? FPGA常说的IP和例程是一回事儿吗? 相关资料应该到 ......
littleshrimp FPGA/CPLD
在Vmware虚拟机上启动VxWorks,显示错误 【tBoot】 sysNvRamGet: Open failed,请问是什么原因?内有详细描述
我在Vmware虚拟机上启动VxWorks后,出错时的界面信息如下: 0x2dd0d4(tBoot) sysNvRamGet: Open failed. Press any key to stop auto-boot... 0 auto-booting... boot device :ln ......
chna0410 实时操作系统RTOS
0.65MM间距的BGA间距需要用的盲埋孔吗?
45117 0.65MM间距的BGA间距需要用的盲埋孔吗?...
honey2012 PCB设计
FLUKE招聘啦!
464844 岗位:市场部实习生 我们在寻找这样的小伙伴:对未知的市场营销充满探索,对新鲜事物充永远好奇与钻研,愿意钻研与投入自己热爱的事物。 【工作职责】 1. 管理 ......
eric_wang 求职招聘
为什么用multisim 传递函数的时候transfer function 总是0 啊
如图所示,想求 放大电路放大倍数,怎么老是0 啊...
564201727 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1577  785  2366  979  1494  44  27  55  33  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved