电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V3614L12PF8

产品描述FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V
产品类别存储   
文件大小478KB,共32页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 选型对比 全文预览

72V3614L12PF8在线购买

供应商 器件名称 价格 最低购买 库存  
72V3614L12PF8 - - 点击查看 点击购买

72V3614L12PF8概述

FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V

72V3614L12PF8规格参数

参数名称属性值
产品种类
Product Category
FIFO
制造商
Manufacturer
IDT(艾迪悌)
封装 / 箱体
Package / Case
TQFP-120
高度
Height
1.4 mm
长度
Length
14 mm
宽度
Width
14 mm

文档预览

下载PDF文档
3.3 VOLT CMOS SyncBiFIFO
TM
WITH
BUS-MATCHING AND BYTE SWAPPING
64 x 36 x 2
FEATURES:
IDT72V3614
Two independent clocked FIFOs (64 x 36 storage capacity each)
buffering data in opposite directions
Supports clock frequencies up to 67 MHz
Fast access times of 10 ns
Free-running CLKA and CLKB can be asynchronous or coinci-
dent (simultaneous reading and writing of data on a single
clock edge is permitted)
Mailbox bypass Register for each FIFO
Dynamic Port B bus sizing of 36 bits (long word), 18 bits (word),
and 9 bits (byte)
Selection of Big- or Little-Endian format for word and byte bus
sizes
Three modes of byte-order swapping on port B
Programmable Almost-Full and Almost-Empty flags
Microprocessor interface control logic
EFA
,
FFA
,
AEA
, and
AFA
flags synchronized by CLKA
EFB
,
FFB
,
AEB
, and
AFB
flags synchronized by CLKB
Passive parity checking on each port
Parity generation can be selected for each port
Available in space saving 120-pin thin quad flat package (TQFP)
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
CLKA
CSA
W/RA
ENA
MBA
Port-A
Control
Logic
Mail 1
Register
Parity
Gen/Check
MBF1
PEFB
PGB
Bus-Matching &
Byte Swapping
Parity
Generation
Input
Register
RAM
ARRAY
Output
Register
36
RST
ODD/
EVEN
Device
Control
64 x 36
Write
Pointer
FFA
AFA
36
Read
Pointer
EFB
AEB
B
0
-B
35
Status Flag
Logic
FIFO1
Programmable Flag
Offset Register
FIFO2
Status Flag
Logic
Read
Pointer
Parity
Generation
FS0
FS1
A
0
- A
35
EFA
AEA
FFB
AFB
36
Write
Pointer
Bus-Matching &
Byte Swapping
Output
Register
RAM
ARRAY
64 x 36
PGA
Parity
Gen/Check
Mail 2
Register
PEFA
MBF2
Input
Register
Port-B
Control
Logic
4663 drw 01
CLKB
CSB
W/RB
ENB
BE
SIZ0
SIZ1
SW0
SW1
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. SyncBiFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
1
JANUARY 2014
DSC-4663/4
©2014
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.

72V3614L12PF8相似产品对比

72V3614L12PF8 72V3614L20PQF 72V3614L15PQF 72V3614L20PF8 72V3614L12PQF
描述 FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V FIFO 64 x 36 x 2 SyncBiFIFO, 3.3V
产品种类
Product Category
FIFO FIFO FIFO FIFO FIFO
制造商
Manufacturer
IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌)
封装 / 箱体
Package / Case
TQFP-120 PQFP-132 PQFP-132 TQFP-120 PQFP-132
高度
Height
1.4 mm 3.55 mm 3.55 mm 1.4 mm 3.55 mm
长度
Length
14 mm 24.13 mm 24.13 mm 14 mm 24.13 mm
宽度
Width
14 mm 24.13 mm 24.13 mm 14 mm 24.13 mm
模拟电源和数字电源,模拟地和数字地
334912 AD芯片数字电源和模拟电源之间的磁珠可以用0欧姆电阻代替吗?0欧姆电阻的封装怎么选择呢?(直流场合) ...
静静地期待 PCB设计
初学者的基础问题。。。求大佬指教
图腾柱输出里面的强1强0是什么意思。求各位大佬指点。。:victory:321816 ...
NEUzly 微控制器 MCU
细菌的集成电路
  藉由使用界面将细菌连接到硅芯片上,美航天总署(NASA)资助的研究人员已研制出近乎能感知任何物质的装置。  如同矿坑中的金丝雀,微生物往往能在人类之前感知环境的危险事物。看出金 ......
fighting 模拟电子
如果芯片IO输出电平为1.8V或3.0V,怎么样可以转成5V?
ARM的芯片中大多是输出3.0V,很多外围电路,都是默认5.0V为高电平的,这个冲突该怎么解决? 一般的驱动芯片,如L298N,2803芯片的电平范围为多少呢?高于多少认为是高电平,低于多少人为是低电 ......
wanghong 嵌入式系统
MSP430F149定时器计数
输入信号为占空比50%的方波,怎么使用芯片的定时器A/B对脉冲进行计数...
小呸 微控制器 MCU
串口转以太网模块
串口转以太网模块...
taburiss001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 305  2630  318  1902  2365  58  50  41  33  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved