电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

MAX663CPA

产品描述LDO Voltage Regulators 5V Prog uPower Voltage Regulator
产品类别电源/电源管理    电源电路   
文件大小364KB,共8页
制造商Maxim(美信半导体)
官网地址https://www.maximintegrated.com/en.html
下载文档 详细参数 全文预览

MAX663CPA在线购买

供应商 器件名称 价格 最低购买 库存  
MAX663CPA - - 点击查看 点击购买

MAX663CPA概述

LDO Voltage Regulators 5V Prog uPower Voltage Regulator

MAX663CPA规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Maxim(美信半导体)
零件包装代码DIP
包装说明PLASTIC, DIP-8
针数8
Reach Compliance Codenot_compliant
ECCN代码EAR99
Factory Lead Time1 week
可调性FIXED/ADJUSTABLE
JESD-30 代码R-PDIP-T8
JESD-609代码e0
长度9.375 mm
最大电网调整率 (%/V)0.35
湿度敏感等级1
功能数量1
输出次数2
端子数量8
最高工作温度70 °C
最低工作温度
最大输出电流 10.04 A
最大输出电压 116 V
最小输出电压 11.3 V
标称输出电压 15 V
最大输出电压 216 V
最小输出电压 21.3 V
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP8,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)245
认证状态Not Qualified
调节器类型FIXED/ADJUSTABLE POSITIVE SINGLE OUTPUT STANDARD REGULATOR
座面最大高度4.572 mm
表面贴装NO
技术CMOS
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大电压容差5%
宽度7.62 mm
【EEWORLD大学堂TI教室】FAQ
新平台上线总会有这样那样的问题,我们在尽量改进,努力为大家提供更好的用户体验,还请大家多包涵啦:congratulate:现将一些常见问题放上,请大家参考。1、新用户注册信息这个请大家一定认真填写,因为我们会有LaunchPad开发板、抽奖奖品乃至iPad2寄送,请大家填写好以便我们寄送。2、老用户登陆老网友可以使用原本的用户名登陆,但需要在注册页面“已有EEworld账户 请点这里补充信息。”中...
taburiss001 微控制器 MCU
CC2540 BLE PeripheralBroadcaster Example(蓝牙4.0从机和广播者多角色实例)
[i=s] 本帖最后由 Jacktang 于 2017-11-29 15:28 编辑 [/i]实验环境:蓝牙版本:TI CC2540协议栈:1.2.1参考手册:协议栈参考文档 TI_BLE_Software_Developer's_Guide.pdf实验目的:实现CC240从机在连接以后,还可以继续以广播者的身份广播告知其他设备从机的存在。Peripheral device sending out...
Jacktang RF/无线
GND敷铜设置pour over all same net objects,但仍然有几个GND net 的pad死活铺不上
RT !软件是altium designer 19请问各位大神是什么原因,如何解决这个问题:下图是属性设置下图是连不上的元件的pad,用青色框框起来的...
oyhprince PCB设计
无线局域网络VoIP技术应用详解
随着WiFi标准的改善、802.11芯片体积不断减小而功能不断扩充,无线区域网络语音(VoWLAN)电话系统的可行性也逐渐提升。双频移动电话可使用WLAN连线提供可靠的屋内话音服务,而宽带电话服务则通过WLAN连结笔记电脑。另一方面,架构于WLAN的网络电话手机,由于只需一台WLAN基地站便能轻易支持多个手机,与具备低成本优势的传统无线电话机相比毫不逊色。   802.11标准建立了提供可靠、高性...
yxh99 RF/无线
基于AVR的电阻测量电路设计
求助关于基于AVR或者51的电阻测量电路设计方案,十分感谢...
yulijie123 测试/测量
UCF时钟约束例子
module design_top(clk, A, B, C, D, E);endmoduleNET "clk" TNM_NET = clk;TIMESPEC TS_clk = PERIOD "clk" 20 ns HIGH 45% INPUT_JITTER 1 ns;  周期20ns,占空比45%,时钟抖动1nsNET "A" OFFSET = IN 10 ns VALID 20 ns BEFO...
樱雅月 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 431  1086  1102  1494  1548 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved