电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G07GF-H

产品描述Buffers u0026 Line Drivers 1.8V SGL LP BUF OPEN DRAIN OTPT
产品类别半导体    逻辑   
文件大小340KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74AUP1G07GF-H在线购买

供应商 器件名称 价格 最低购买 库存  
74AUP1G07GF-H - - 点击查看 点击购买

74AUP1G07GF-H概述

Buffers u0026 Line Drivers 1.8V SGL LP BUF OPEN DRAIN OTPT

74AUP1G07GF-H规格参数

参数名称属性值
产品种类
Product Category
Buffers & Line Drivers
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
Number of Input Lines1 Input
Number of Output Lines1 Output
PolarityNon-Inverting
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
0.8 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
XSON-6
系列
Packaging
Reel
系列
Packaging
Cut Tape
Logic FamilyAUP
Low Level Output Current4 mA
Number of Channels1 Channel
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
输出类型
Output Type
Open Drain
传播延迟时间
Propagation Delay Time
15.6 ns at 1.1 V to 1.3 V, 9.7 ns at 3 V to 3.6 V, 9.4 ns at 1.4 V to 1.6 V, 6.7 ns at 2.3 V to 2.7 V
工厂包装数量
Factory Pack Quantity
5000

文档预览

下载PDF文档
74AUP1G07
Low-power buffer with open-drain output
Rev. 7 — 16 July 2012
Product data sheet
1. General description
The 74AUP1G07 provides the single non-inverting buffer with open-drain output. The
output of the device is an open drain and can be connected to other open-drain outputs to
implement active-LOW wired-OR or active-HIGH wired-AND functions.
Schmitt-trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C

74AUP1G07GF-H相似产品对比

74AUP1G07GF-H 74AUP1G07GW-G 74AUP1G07GM-H 74AUP1G07GM-G
描述 Buffers u0026 Line Drivers 1.8V SGL LP BUF OPEN DRAIN OTPT Buffers & Line Drivers 1.8V SGL LP BUF OPEN-DRAIN OTPT Buffers & Line Drivers 1.8V SGL LP BUF OPEN-DRAIN OTPT Buffers & Line Drivers 1.8V SGL LP BUF OPEN-DRAIN OTPT
厂商名称 - NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 - TSSOT SON SON
包装说明 - TSSOP, VSON, 1 X 1.45 MM, 0.50 MM HEIGHT, ROHS COMPLIANT, PLASTIC, MO-252, SOT-886, SON-6
针数 - 5 6 6
Reach Compliance Code - unknown unknown unknown
系列 - AUP/ULP/V AUP/ULP/V AUP/ULP/V
JESD-30 代码 - R-PDSO-G5 R-PDSO-N6 R-PDSO-N6
长度 - 2 mm 1.45 mm 1.45 mm
逻辑集成电路类型 - BUFFER BUFFER BUFFER
功能数量 - 1 1 1
输入次数 - 1 1 1
端子数量 - 5 6 6
最高工作温度 - 125 °C 125 °C 125 °C
最低工作温度 - -40 °C -40 °C -40 °C
输出特性 - OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN
封装主体材料 - PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 - TSSOP VSON VSON
封装形状 - RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 - SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE
传播延迟(tpd) - 20.7 ns 20.7 ns 20.7 ns
认证状态 - Not Qualified Not Qualified Not Qualified
座面最大高度 - 1.1 mm 0.5 mm 0.5 mm
最大供电电压 (Vsup) - 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) - 0.8 V 0.8 V 0.8 V
标称供电电压 (Vsup) - 1.1 V 1.1 V 1.1 V
表面贴装 - YES YES YES
技术 - CMOS CMOS CMOS
温度等级 - AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子形式 - GULL WING NO LEAD NO LEAD
端子节距 - 0.65 mm 0.5 mm 0.5 mm
端子位置 - DUAL DUAL DUAL
宽度 - 1.25 mm 1 mm 1 mm
Base Number Matches - 1 1 1
FPGA上使用DSP算法,只能使用提供的硬核么
FPGA上使用DSP算法,只能使用提供的硬核么? 看到好多的FPGA都是提供DSP核 的,但是都不是免费的。这个价格是大约是多少呢? 使用免费的开发软件加上收费的IP核是不是可以 ...
jinyi7016 FPGA/CPLD
rw OK6410板 shell命令ping如何设置timeout?
我看linux下ping命令的timeout的参数好像是-w 可是在板子的shell下好像不灵。。。rw 高手朋友, 在板子上ping的时候 有什么参数能设置超时么? 不然它ping不通的时候会一直等下去。。。。。 多 ......
死亡天使 嵌入式系统
跪求高手指点单片机控制GSM发送短信的问题!!
我最近在做GSM短信发送的一个课题,用的是凌阳61单片机,不知何故,短信猫一点反应都没有,源代码如下,望高手指点 #include "SPCE061A.h" unsigned int Ret,uiData,UIDATA,num; void Delay( ......
emile1732 嵌入式系统
Hercules DIY 设计——周计划提交-tziang
Hercules DIY 设计——周计划 试用者ID:tziang 周计划 周论坛提交内容 5.25——5.31 (第一周) 学习控制器规格书 控制器学习笔记 6.1——6.7 (第二周) ......
tziang 微控制器 MCU
WINCE分辨率
请问:WINCE桌面图标太大了,如何通过改变分辨率来改变WINCE桌面图标的大小呀?谢谢了!...
mengch 嵌入式系统
基于STM32的正交光解码器
我想在STM32(正点的开发板)上加入2路正交光电编码器,可是搞了2天了,1路也没有搞成,程序无论如何也不进入timer中断。 有用STM32做过编码器解码的朋友,请给一个完整的例子,谢谢啦!...
zserfv8210 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2490  33  1393  1515  954  33  31  58  57  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved