电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB40M0000DG

产品描述LVDS Output Clock Oscillator, 40MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB40M0000DG概述

LVDS Output Clock Oscillator, 40MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB40M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率40 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
讨论:为何5G推广普及没有4G,3G快?
经历过这段时代的人都会有一种感觉,3G,4G的推广并没有像现在5G这种看似繁花似锦但仍如空中楼阁。 有人说是5G推广的太早,标准还没有定完,就已经开始宣传华为和洋势力的标准之争;有人说5G技 ......
EEWORLD社区 无线连接
Flash——如何将应用程序从RAM配置修改为Flash配置?
如何将应用程序从基于RAM的配置修改为基于Flash的配置? 以下适用于TMS320F2838x、TMS320F2837x、TMS320F2807x、TMS320F28004x。 所有C2000Ware示例项目均提供了RAM和Flash的build配 ......
fish001 DSP 与 ARM 处理器
忙活了几天,结果不认识这个....
看了几天TI 的TMS320F2808的datashet 看的是一头的晕,实在无奈,我准备看它的例子来 从程序里面总结一些, 结果遇到这个东东,翻了好多资料都没有解答 ,还望过人指点,谢谢!! Gpi ......
cscl DSP 与 ARM 处理器
【嵌入式分享】触摸屏驱动编写——TQ335x技术分享
  我们现在去解决TQ335x的触摸驱动问题,本文由资深博主girlkoo编写。由于种种原因,TQ335x的触摸屏驱动是以模块方式提供的,且Linux官方内核中也没有带该触摸屏的驱动源码,单纯的配置DTS是 ......
小小宇宙 ARM技术
AVR JTAGICE MKII 全新转让
本公司歇业,AVR JTAGICE MKII 全新转让,价格面议...
galaxy_ding 淘e淘
哈哈 咱们团购可要继续呀!~
由于现在在公司实习,只能中午吃饭时间和晚上下班以后才能上论坛,所以这段期间很想念大家,我看怎么的团购不是很活跃,所以大家注意啦,我会充分利用业余时间给大家寻找好的团购资源,我也希望 ......
wanghongyang 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2812  468  1064  741  767  19  30  26  4  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved