电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N3Q001LG-1069CDI8

产品描述Programmable Oscillators
产品类别无源元件   
文件大小170KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N3Q001LG-1069CDI8在线购买

供应商 器件名称 价格 最低购买 库存  
8N3Q001LG-1069CDI8 - - 点击查看 点击购买

8N3Q001LG-1069CDI8概述

Programmable Oscillators

8N3Q001LG-1069CDI8规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
产品
Product
XO

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N3Q001 REV G
DATA SHEET
General Description
The IDT8N3Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum of high clock frequency and low phase noise
performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 10-lead Ceramic 5mm x
7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N3Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to 4
independent PLL M and N divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVPECL clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.244ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.265ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
V
EE
3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
CC
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N3Q001
10-lead Ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N3Q001GCD REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
ku波段的电源滤波电容如何选择
ku波段的电源滤波电容如何选择 是倍频上去的有五路频率各不相同...
gongjl PCB设计
PLC控制系统设计注意事项
一、选型 1、系统规模首先应确定是用PLC单机还是用PLC形成网络,由此计算出PLC输入、输出点数,并且要留有一定余量(10%)。 2、确定负载类型根据PLC输出端所带的负载是直流还是交流型,是大电 ......
eeleader 工业自动化与控制
BIOS问题
想请教一个问题,BIOS烧写到0地址后用它下载程序时烧写地址与实际总是相差一个字,比如,我把用户程序烧写到0X10000地址起始处,程序运行时把它们读出来发现0X10000字地址为0X695E(这个值并不定, ......
1742 嵌入式系统
【每周深度话题】一生二,二生三,三生万物
这一次话题似乎没有太多实际意义,属“浴室沉思”性质 初中学几何的时候,记得随着课程的推进,我就感到很是震撼:就那么几条基本公理,今天的定理A是由它推出来的,明天的定理B也是,后天的 ......
风过琴弦 单片机
余鹏鲲:能发明U盘的中国企业,为何不能长成巨头(转)
【文/ 科工力量专栏作者 余鹏鲲】中美争端发生以来,在制造领域“卡脖子”已成为美国试图“制衡”中国的主要手段。很多过去不太关注国内制造业的人突然发现我国不能造的东西怎么这么多,而且往 ......
白丁 聊聊、笑笑、闹闹
秀秀我的工作台
秀秀我的工作台 嘿嘿,第一张,左边是计算机(研发),中间是装配,右边是调试,一个人完成(右边测试中的是一个交流电流源模块) 45631 什么?没看到”研发部”的情况?看个完整一点的,双屏显示的计 ......
FLT9006 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1232  1355  1573  1979  391  8  23  56  44  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved