电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4064ZE-5UMN64C

产品描述CPLD - Complex Programmable Logic Devices 64MC 48 I/O Ultra Low Pwr 1.8V 5.8ns
产品类别可编程逻辑器件    可编程逻辑   
文件大小5MB,共60页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
标准
下载文档 详细参数 全文预览

LC4064ZE-5UMN64C在线购买

供应商 器件名称 价格 最低购买 库存  
LC4064ZE-5UMN64C - - 点击查看 点击购买

LC4064ZE-5UMN64C概述

CPLD - Complex Programmable Logic Devices 64MC 48 I/O Ultra Low Pwr 1.8V 5.8ns

LC4064ZE-5UMN64C规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码BGA
包装说明VFBGA, BGA64,8X8,16
针数64
Reach Compliance Codenot_compliant
ECCN代码EAR99
其他特性YES
最大时钟频率149 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B64
JESD-609代码e1
JTAG BSTYES
长度4 mm
湿度敏感等级3
专用输入次数4
I/O 线路数量48
宏单元数64
端子数量64
组织4 DEDICATED INPUTS, 48 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码VFBGA
封装等效代码BGA64,8X8,16
封装形状SQUARE
封装形式GRID ARRAY, VERY THIN PROFILE, FINE PITCH
电源1.8 V
可编程逻辑类型EE PLD
传播延迟5.8 ns
认证状态Not Qualified
座面最大高度1 mm
最大供电电压1.9 V
最小供电电压1.7 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
端子面层Tin/Silver/Copper (Sn96.5Ag3.0Cu0.5)
端子形式BALL
端子节距0.4 mm
端子位置BOTTOM
宽度4 mm
Base Number Matches1

文档预览

下载PDF文档
ispMACH 4000ZE Family
®
1.8V In-System Programmable
Ultra Low Power PLDs
February 2012
Data Sheet DS1022
Features
High Performance
f
MAX
= 260MHz maximum operating frequency
t
PD
= 4.4ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• 32 to 256 macrocells
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
Space-saving ucBGA and csBGA packages*
Easy System Integration
• Operation with 3.3V, 2.5V, 1.8V or 1.5V
LVCMOS I/O
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing support
• Open-drain output option
• Programmable output slew rate
• 3.3V PCI compatible
• I/O pins with fast setup path
Input hysteresis*
• 1.8V core power supply
• IEEE 1149.1 boundary scan testable
• IEEE 1532 ISC compliant
• 1.8V In-System Programmable (ISP™) using
Boundary Scan Test Access Port (TAP)
• Pb-free package options (only)
On-chip user oscillator and timer*
*New enhanced features over original ispMACH 4000Z
Ease of Design
• Flexible CPLD macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Ultra Low Power
Standby current as low as 10µA typical
1.8V core; low dynamic power
Operational down to 1.6V V
CC
Superior solution for power sensitive consumer
applications
• Per pin pull-up, pull-down or bus keeper
control*
Power Guard with multiple enable signals*
Table 1. ispMACH 4000ZE Family Selection Guide
ispMACH 4032ZE
Macrocells
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Packages (I/O + Dedicated Inputs)
48-Pin TQFP (7 x 7mm)
64-Ball csBGA (5 x 5mm)
64-Ball ucBGA (4 x 4mm)
100-Pin TQFP (14 x 14mm)
132-Ball ucBGA (6 x 6mm)
144-Pin TQFP (20 x 20mm)
144-Ball csBGA (7 x 7mm)
1. Pb-free only.
© 2012 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
1
ispMACH 4064ZE
64
4.7
2.5
3.2
241
1.8V
32+4
48+4
48+4
64+10
ispMACH 4128ZE
128
5.8
2.9
3.8
200
1.8V
ispMACH 4256ZE
256
5.8
2.9
3.8
200
1.8V
32
4.4
2.2
3.0
260
1.8V
32+4
32+4
64+10
96+4
96+4
64+10
96+14
108+4
64+10
96+4
www.latticesemi.com
1
DS1022_01.7
FPGA inout口时序仿真没有输出
在ISE9.1 中,功能仿真有输出,时序仿真没有输出,万分感谢...
museum FPGA/CPLD
开发基于wince的应用程序需要如何搭建开发环境?
现需要开发一个基于wince的应用程序,而又是第一次接手,没有任何经验,也没有前辈的指导,所以需要向大家请教。 1.现我只安装了vs2005+sp1,还没有安装别的,请问要安装一些什么程序才可 ......
sungt 嵌入式系统
关于51模拟IIC总线的问题
自己用proteus+Keil联调练习单片机编程,简单的24c02c的读取。结果每次写入第一个byte之后(0xa0),之后写入的数据都是0x00。貌似是应答信号的问题。 void I_ack() { ......
Grey 51单片机
这边画好原理图,生成PCB时这个界面没有确定,怎么回事
就是那个Design那边 ...
西里古1992 PCB设计
msp430f2013的硬件I2C
请问一下,哪里可以找到比较详细介绍它硬件I2C处理过程的资料?我用在本网站上下栽的SL××E I2C RECEIVE的程序调试,接收的数据移了一位呀。...
hulei8616 微控制器 MCU
没想到还真有出版的程序员健康指南
偶然看见有本书叫程序员健康指南,http://www.ituring.com.cn/book/1295 没有找到PDF版,不过看到了百度文库有个PPT讲的程序员健康指南,发给大家分享下 183244 惊奇的发现论坛不能发P ......
白丁 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2788  1658  1715  644  1955  27  44  33  30  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved