电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V05L25J8

产品描述SRAM 8K x 8 3.3v Dual- Port Ram
产品类别存储   
文件大小160KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V05L25J8在线购买

供应商 器件名称 价格 最低购买 库存  
70V05L25J8 - - 点击查看 点击购买

70V05L25J8概述

SRAM 8K x 8 3.3v Dual- Port Ram

70V05L25J8规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
Memory Size64 kbit
Organization8 k x 8
Access Time25 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
3 V
Supply Current - Max165 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
PLCC-68
系列
Packaging
Reel
高度
Height
3.63 mm
长度
Length
24 mm
Memory TypeSDR
Moisture SensitiveYes
工作温度范围
Operating Temperature Range
0 C to + 70 C
工厂包装数量
Factory Pack Quantity
250
类型
Type
Asynchronous
宽度
Width
24 mm
单位重量
Unit Weight
0.171777 oz

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
IDT70V05S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
A
12L
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
JUNE 2012
1
©2012 Integrated Device Technology, Inc.
DSC 2941/10
模拟信号分两路进行信号处理!
闲来无聊,突然想起去年遇到过的一个不了了之的问题:有一个模拟信号,想分成两路,并分别利用不同功能的模拟电路进行信号调理。如果直接把信号分接到模拟电路的输入是不是会出现问题? 有没有 ......
燕园技术宅 模拟电子
求一份AGC的程序~~
本帖最后由 dontium 于 2015-1-23 12:49 编辑 么么哒 ...
xz19921230 模拟与混合信号
STM32F7DISC开发板的新固件
大家还记得前两年社区活动的STM32F7DISC开发板吧,今天MicroPython又升级了对它的支持,可以使用外部的SRAM了。 STM32F7DISC开发板上带有16MByte的SRAM(型号是MT48LC4M32B2B5-6A),目前Mic ......
dcexpert MicroPython开源版块
运放的主要参数
1 直流指标输入失调电压VIO:输入失调电压定义为集成运放输出端电压为零时,两个输入端之间所加的补偿电压。输入失调电压实际上反映了运放内部的电路对称性,对称性越好,输入失调电压越小。输 ......
fish001 模拟与混合信号
PIC单片机中BANK和PAGE的分析
从PIC单片机的指令结构上来分析一下为什么PIC中要有BANK和PAGE的设置吧。先来看一下为什么PIC中要把RAM区划分多个BANK。 仔细观察PIC单片机汇编语言指令的格式,一条完整的汇编语言指 ......
黑衣人 Microchip MCU
定时+程序运行时间问题
各位我用如下程序结构,计算流量,发现累积流量误差太大,主要原因是我一秒钟读就取脉冲数,而在主程序里不能保证每一秒都查询pulse_flag=1,因为flow_act()这部分程序的运行时间有时大于一秒 ......
xefon 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2475  440  1301  140  1813  31  42  53  56  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved