电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7133LA35J

产品描述Ceramic Disc Capacitors .2LS 470PF 1KV 10%
产品类别存储   
文件大小305KB,共17页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

7133LA35J在线购买

供应商 器件名称 价格 最低购买 库存  
7133LA35J - - 点击查看 点击购买

7133LA35J概述

Ceramic Disc Capacitors .2LS 470PF 1KV 10%

7133LA35J规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
Memory Size32 kbit
Organization2 k x 16
Access Time35 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
4.5 V
Supply Current - Max250 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
PLCC-68
系列
Packaging
Tube
高度
Height
3.63 mm
长度
Length
24 mm
Memory TypeSDR
Moisture SensitiveYes
工作温度范围
Operating Temperature Range
0 C to + 70 C
工厂包装数量
Factory Pack Quantity
18
类型
Type
Asynchronous
宽度
Width
24 mm
单位重量
Unit Weight
0.171777 oz

文档预览

下载PDF文档
HIGH SPEED
2K X 16 DUAL-PORT
SRAM
Features
IDT7133SA/LA
IDT7143SA/LA
High-speed access
– Military: 35/55/70/90ns (max.)
– Industrial: 25/55ns (max.)
– Commercial: 20/25/35/45/55/70/90ns (max.)
Low-power operation
– IDT7133/43SA
Active: 1150mW (typ.)
Standby: 5mW (typ.)
– IDT7133/43LA
Active: 1050mW (typ.)
Standby: 1mW (typ.)
Versatile control for write: separate write control for lower
and upper byte of each port
MASTER IDT7133 easily expands data bus width to 32 bits
or more using SLAVE IDT7143
On-chip port arbitration logic (IDT7133 only)
BUSY
output flag on IDT7133;
BUSY
input on IDT7143
Fully asynchronous operation from either port
Battery backup operation–2V data retention
TTL-compatible; single 5V (±10%) power supply
Available in 68-pin ceramic PGA, Flatpack, PLCC and 100-
pin TQFP
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
LUB
CE
L
R/W
RUB
CE
R
R/W
LLB
OE
L
R/W
RLB
OE
R
I/O
8L
- I/O
15L
I/O
0L
- I/O
7L
BUSY
L
(1)
A
10L
A
0L
ADDRESS
DECODER
11
I/O
CONTROL
I/O
CONTROL
I/O
8R
- I/O
15R
I/O
0R
- I/O
7R
BUSY
R
(1)
MEMORY
ARRAY
ADDRESS
DECODER
11
A
10R
A
0R
CE
L
ARBITRATION
LOGIC
(IDT7133 ONLY)
CE
R
2746 drw 01
NOTE:
1. IDT7133 (MASTER):
BUSY
is open drain output and requires pull-up resistor.
IDT7143 (SLAVE):
BUSY
is input.
JANUARY 2012
1
©2013 Integrated Device Technology, Inc.
DSC 2746/14
谁有verilog编写的AD采样串行输出的例子啊?
想弄点代码来学习一下,找了很多篇论文,看的是头大啊。...
喜鹊王子 FPGA/CPLD
代码大全
一份软件编程很好用的工具书!!!!!...
dz001 单片机
5G 手机的发射功率,到底能有多大?
随着 5G 网络的建设,5G 基站成本高,尤其是能耗大的问题已广为人知。 以中国移动为例,为了下行支持高速率,其 2.6GHz 的射频模块就要求 64 通道,最大 320 瓦发射功率。 而与基站通信的 ......
zqy1111 无线连接
我今天中大奖了
今天中大奖了。晚上做饭时连续打开两个鸡蛋都是双黄的。 ...
毛承玲 聊聊、笑笑、闹闹
【LPC54100】+出现无法检测到核心修复!
最近几天在研究LPC54100的时钟问题,一不小心配错了时钟导致JLINK无法检测到了。。。具体表现为JLINK弹出无法找到器件。。。心里一紧张,难道板子烧了?回想自己的操作,什么外设都没有 ......
youki12345 NXP MCU
PCB设计几点体会
  这是个牵涉面大的问题。抛开其它因素,仅就PCB设计环节来说,我有以下几点体会,供参考:   1.要有合理的走向:如输入/输出,交流/直流,强/弱信号,高频/低频,高压/低压等...,它 ......
ESD技术咨询 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1285  174  1452  2288  854  51  43  34  35  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved