电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY2077FSXCT

产品描述Phase Locked Loops - PLL 1-PLL Clk Syn COM
产品类别热门应用    无线/射频/通信   
文件大小226KB,共20页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY2077FSXCT在线购买

供应商 器件名称 价格 最低购买 库存  
CY2077FSXCT - - 点击查看 点击购买

CY2077FSXCT概述

Phase Locked Loops - PLL 1-PLL Clk Syn COM

CY2077FSXCT规格参数

参数名称属性值
产品种类
Product Category
Phase Locked Loops - PLL
制造商
Manufacturer
Cypress(赛普拉斯)
RoHSDetails
类型
Type
Programmable PLL Clock Multiplier
Number of Circuits1
Maximum Input Frequency30 MHz
Minimum Input Frequency10 MHz
Output Frequency Range0.39 MHz to 133 MHz
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
3 V
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOIC-8
系列
Packaging
Reel
高度
Height
1.48 mm
长度
Length
4.98 mm
Moisture SensitiveYes
工作电源电压
Operating Supply Voltage
3.3 V, 5 V
工厂包装数量
Factory Pack Quantity
2500
宽度
Width
3.99 mm
单位重量
Unit Weight
0.019048 oz

文档预览

下载PDF文档
CY2077
High-Accuracy One-Time Programmable
Single-PLL Clock Generator
High-Accuracy One-Time Programmable Single-PLL Clock Generator
Features
Sixteen selectable post-divide options, using either PLL or
reference oscillator/external clock
Programmable PWR_DWN or OE pin, with asynchronous or
synchronous modes
Low jitter outputs typically
80 ps at 3.3 V/5 V
Controlled rise and fall times and output slew rate
Available in both commercial and industrial temperature ranges
Factory programmable device options
High-accuracy PLL with 12-bit multiplier and 10-bit divider
One-time programmability
3.3 V or 5 V operation
Operating frequency
390 kHz–133 MHz at 5 V
390 kHz–100 MHz at 3.3 V
Reference input from either a 10 MHz–30 MHz fundamental
toned crystal or a 1 MHz–75 MHz external clock
PROM selectable TTL or CMOS duty cycle levels
Functional Description
For a complete list of related documentation, click
here.
Logic Block Diagram
PWR_DWN
or OE
Phase Detector
Crystal
Oscillator
Charge
Pump
Configuration
PROM
XTALOUT
[1]
Q
10 bits
XTALIN
or
external clock
VCO
P
12 bits
HIGH
ACCURACY
PLL
MUX
/ 1, 2, 4, 8, 16, 32, 64, 128
CLKOUT
Note
1. When using an external clock source, leave XTALOUT floating.
Cypress Semiconductor Corporation
Document Number: 38-07210 Rev. *J
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised June 7, 2017
NIOSII使用系统时钟实验···
错误:../main/led_flow.c:60: error: structure has no member named `alt_ticks_per_second'../main/led_flow.c:61: warning: passing arg 2 of `alt_alarm_start' makes integer from pointe ......
emnqsu 聊聊、笑笑、闹闹
ARM 中的分支指令 B 的问题
B 为什么限制在当前指令的正负32MB范围内 还有 就是 ARM 指令为字对齐,最低2位地址固定为0 是什么意思? 我看了一下B 的指令编码格式 但是不懂 我总以为范围应是 16MB 本人菜鸟 ......
peter.zhang ARM技术
USB Type-C Docking (扩展坞) 设计
USBType-C型接口,由USB-IF组织制定,早在2014年就得到了包括苹果,谷歌,英特尔等厂商认可,相继在2015年推出相关产品。相比各类USB传统接口,USBType-C具有小尺寸、高集成度、使用方便的优秀 ......
Jacktang 微控制器 MCU
一文读懂铝基板PCB的技术要求及制作规范
一、铝基板的技术要求  主要技术要求有:  尺寸要求,包括板面尺寸和偏差、厚度及偏差、垂直度和翘曲度;外观,包括裂纹、划痕、毛刺和分层、铝氧化膜等要求;性能方面,包括剥离强度、表面 ......
jdbpcb00 PCB设计
哪位大侠有ALTERA这个FPGA 的相关资料啊
哪位大侠有ALTERA这个FPGA的 datasheet以及引脚图、原理图库:) ---EP2C8Q208C8N,cycloneII 系列的,关于他的资料多多益善啊,可以通过我qq给我,感激不尽啊,QQ是1543311909 本帖最后由 君 ......
君来怅寥廓 FPGA/CPLD
替代ISD2560的语音芯片资料
替代ISD2560的语音芯片资料...
lnspeed 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 750  2593  2016  2597  635  33  58  2  56  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved