电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7025L20G

产品描述SRAM 16K X 16 DUAL PORT
产品类别存储   
文件大小185KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

7025L20G在线购买

供应商 器件名称 价格 最低购买 库存  
7025L20G - - 点击查看 点击购买

7025L20G概述

SRAM 16K X 16 DUAL PORT

7025L20G规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSNo
Memory Size128 kbit
Organization8 k x 16
Access Time20 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
4.5 V
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
PGA-84
系列
Packaging
Tray
高度
Height
3.68 mm
长度
Length
27.94 mm
Memory TypeSDR
工厂包装数量
Factory Pack Quantity
3
类型
Type
Asynchronous
宽度
Width
27.94 mm

文档预览

下载PDF文档
HIGH-SPEED
8K x 16 DUAL-PORT
STATIC RAM
IDT7025S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 55ns (max.)
– Commercial: 15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7025S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7025L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT7025 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master
M/S = L for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, Flatpack, PLCC, and 100-pin Thin
Quad Flatpack
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
A
12L
A
0L
(1,2)
I/O
8R
-I/O
15R
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(2)
2683 drw 01
M/S
JULY 2012
1
DSC 2683/11
©2012 Integrated Device Technology, Inc.
基于FPGA的USB2.0控制器设计
摘要:介绍了一种用VHDL设计USB2.0功能控制器的方法,详术了其原理和设计思想,并在FPGA上予以实现。 关键词:USB VHDL FPGA 在视频存储和图像宽带领域中,经常遇到实时高速数据传输的要求。2 ......
程序天使 FPGA/CPLD
【GD32450I-EVAL】定时器 测试ADC速度
本帖最后由 tinnu 于 2020-10-8 13:57 编辑 测试ADC速度需要定时器的加持,所以必须先将定时器功能摸清楚。 (一)定时器时钟 定时器的时钟是经过:AHB——APB&mdas ......
tinnu GD32 MCU
PROTEUS技术论文
PROTEUS技术论文,供大家下载...
valorwang 模拟电子
瑞博华的数据采集卡怎么样
有谁用过瑞博华的数据采集卡吗?质量怎么样?服务好不好?谢谢 ...
hyr2015 Microchip MCU
CCS编辑器常用操作
1.ccs 更改字体大小 点菜单栏上的windows,选择preferences,在弹出的对话框中点开general – ->appearance -->colors and fonts,在对话框C/C++—>Editor下有字体和大小 ......
灞波儿奔 微控制器 MCU
STM32时钟晶体
STM32的RTC外部时钟晶体必须用6P谐振电容的晶体,否则容易出现不起振,6P晶体1.4元一个,还不好买,我是这样做的:用20P谐振电容的晶体配6P的谐振电容,再用时钟校准适当减慢时钟,用起来 ......
zorro1978 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1311  904  2700  2879  463  36  4  44  33  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved