电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G80GW125

产品描述Flip Flops 1.8V 1G LP D-TYPE + TRIGGER
产品类别半导体    逻辑   
文件大小955KB,共22页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74AUP1G80GW125在线购买

供应商 器件名称 价格 最低购买 库存  
74AUP1G80GW125 - - 点击查看 点击购买

74AUP1G80GW125概述

Flip Flops 1.8V 1G LP D-TYPE + TRIGGER

74AUP1G80GW125规格参数

参数名称属性值
产品种类
Product Category
Flip Flops
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
Number of Circuits1
Logic FamilyAUP
Logic TypeCMOS
PolarityInverting
Input TypeSingle-Ended
输出类型
Output Type
Single-Ended
传播延迟时间
Propagation Delay Time
20.7 ns
High Level Output Current- 4 mA
Low Level Output Current4 mA
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-5
系列
Packaging
Reel
系列
Packaging
MouseReel
系列
Packaging
Cut Tape
FunctionD-Type
高度
Height
1 mm
长度
Length
2.2 mm
Number of Channels1 Channel
Number of Input Lines1
Number of Output Lines1
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
Quiescent Current500 nA
工厂包装数量
Factory Pack Quantity
3000
电源电压-最小
Supply Voltage - Min
0.8 V
宽度
Width
1.35 mm

文档预览

下载PDF文档
74AUP1G80
Low-power D-type flip-flop; positive-edge trigger
Rev. 4 — 28 June 2012
Product data sheet
1. General description
The 74AUP1G80 provides the single positive-edge triggered D-type flip-flop. Information
on the data input is transferred to the Q output on the LOW-to-HIGH transition of the clock
pulse. The input pin D must be stable one set-up time prior to the LOW-to-HIGH clock
transition for predictable operation.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C

74AUP1G80GW125相似产品对比

74AUP1G80GW125 74AUP1G80GS132 74AUP1G80GF132
描述 Flip Flops 1.8V 1G LP D-TYPE + TRIGGER Flip Flops 3.6V 15.7ns XSON6 Flip Flops Flip Flop D-Type Pos-Edge 1-ELM 6-Pin
产品种类
Product Category
Flip Flops Flip Flops Flip Flops
制造商
Manufacturer
NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
RoHS Details Details Details
传播延迟时间
Propagation Delay Time
20.7 ns 15.7 ns 20.7 ns
电源电压-最大
Supply Voltage - Max
3.6 V 3.6 V 3.6 V
最大工作温度
Maximum Operating Temperature
+ 125 C + 125 C + 125 C
电源电压-最小
Supply Voltage - Min
0.8 V 0.8 V 0.8 V
Number of Circuits 1 - 1
Logic Family AUP - AUP
Logic Type CMOS - CMOS
Polarity Inverting - Inverting
Input Type Single-Ended - Single-Ended
输出类型
Output Type
Single-Ended - Single-Ended
High Level Output Current - 4 mA - - 4 mA
Low Level Output Current 4 mA - 4 mA
最小工作温度
Minimum Operating Temperature
- 40 C - - 40 C
安装风格
Mounting Style
SMD/SMT - SMD/SMT
封装 / 箱体
Package / Case
TSSOP-5 - XSON
系列
Packaging
Cut Tape Reel Reel
Function D-Type - D-Type
高度
Height
1 mm - 0.46 mm
长度
Length
2.2 mm - 1.05 mm
Number of Channels 1 Channel - 1 Channel
Number of Input Lines 1 - 1
Number of Output Lines 1 - 1
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V - 1.8 V, 2.5 V, 3.3 V
Quiescent Current 500 nA - 500 nA
工厂包装数量
Factory Pack Quantity
3000 - 5000
宽度
Width
1.35 mm - 1.05 mm
如何利用智慧家—让脱 鞋 更科技化 方便化?
到家门口 鞋子自动变成懒人拖鞋, 疲惫的您进门就能 轻松踢掉鞋子 如何实现? 鞋后中间开口, 两边放入两块磁石, 简单实现懒人拖鞋功能, 但两块磁石贴合力毕竟太小 ......
岁月留痕 创意市集
基于GSM报警器设计
大家好!我是一个刚到的新手,是学电子信息的,我喜欢的方向是计算机软件,准备的考研方向也是计算机软件,可是现在大三了,专业课的作业是叫我们实做!基于GSM 报警器设计(无人机房温度 ......
神的召唤啊 stm32/stm8
如何判断U盘或者文件夹是否存在?
我现在有这么个需求:在wince下,写一个程序,去检测U盘是否插上了。 我发现这种检测U盘是否已经插上了比较困难,因为这不是个实时检测。 当点击我的程序之后,如果用户没有插U盘,就提 ......
s110400710 嵌入式系统
Vishay推出用于无线充电的新款接收线圈
Vishay推出用于无线充电的新款接收线圈 新器件采用铁粉并符合WPC标准,具有高磁导屏蔽和大于70%的效率 宾夕法尼亚、MALVERN — 2012 年 7 月13 日 — 日前,Vishay Intertechnology, Inc.(NY ......
jameswangsynnex 消费电子
【HC32F460开发板测评】07 ADC采集历程的时钟配置
本帖最后由 1nnocent 于 2021-5-14 09:32 编辑 之前有学过STM32F103VCT6,但都是改改程序,学得不精,没有具体去了解内部的时钟怎么分频倍频这些。 现在正好通过华大这款HC32F460开发板来 ......
1nnocent 国产芯片交流
初级程序员指南:uC/OS-II 的使用手册在这里~
uC/OS-II 简介uC/OS-II是一种基于优先级的可抢先的硬实时内核。自从92年发布以来,在世界各地都获得了广泛的应用,它是一种专门为嵌入式设备设计的内核,目前已经被移植到40多种不同结构的CPU上 ......
jingcheng Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 489  2885  99  2054  1516  29  20  24  47  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved