电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC240APW

产品描述Buffers u0026 Line Drivers 3.3V OCTAL 3-S BUF INV
产品类别逻辑    逻辑   
文件大小800KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC240APW在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC240APW - - 点击查看 点击购买

74LVC240APW概述

Buffers u0026 Line Drivers 3.3V OCTAL 3-S BUF INV

74LVC240APW规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明4.40 MM, PLASTIC, MO-153, SOT-360-1, TSSOP-20
针数20
Reach Compliance Codeunknown
ECCN代码EAR99
控制类型ENABLE LOW
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.024 A
湿度敏感等级1
位数4
功能数量2
端口数量2
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TUBE
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup6.5 ns
传播延迟(tpd)7.5 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)2.7 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm

文档预览

下载PDF文档
74LVC240A
Octal buffer/line driver with 5 V tolerant inputs/outputs;
inverting; 3-state
Rev. 8 — 29 November 2011
Product data sheet
1. General description
The 74LVC240A is an octal inverting buffer/line driver with 3-state outputs. The 3-state
outputs are controlled by the output enable inputs 1OE and 2OE. A HIGH on nOE causes
the outputs to assume a high-impedance OFF-state. Schmitt trigger action at all inputs
makes the circuit highly tolerant of slower input rise and fall times.
Inputs can be driven from either 3.3 V or 5 V devices. When disabled, up to 5.5 V can be
applied to the outputs. These features allow the use of these devices as translators in
mixed 3.3 V or 5 V applications.
The 74LVC240A is functionally identical to the 74LVC244A except that the 244 has
non-inverting outputs.
2. Features and benefits
5 V tolerant inputs for interlacing with 5 V logic
Supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Direct interface with TTL levels
High-impedance when V
CC
= 0 V
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC240APW相似产品对比

74LVC240APW 74LVC240APW112 74LVC240ABQ-G
描述 Buffers u0026 Line Drivers 3.3V OCTAL 3-S BUF INV RF Connectors / Coaxial Connectors SMP Straight Plug PCB Limited Detent Buffers u0026 Line Drivers 3.3V OCT BUFF/LINE DVR INV 3-S
系列
Packaging
- Tube Cut Tape
产品种类
Product Category
- Buffers & Line Drivers Buffers & Line Drivers
制造商
Manufacturer
- NXP(恩智浦) NXP(恩智浦)
RoHS - Details Details
Number of Input Lines - 8 Input 8 Input
Number of Output Lines - 8 Output 8 Output
Polarity - Inverting Inverting
电源电压-最大
Supply Voltage - Max
- 3.6 V 3.6 V
电源电压-最小
Supply Voltage - Min
- 1.2 V 1.2 V
最小工作温度
Minimum Operating Temperature
- - 40 C - 40 C
最大工作温度
Maximum Operating Temperature
- + 125 C + 125 C
安装风格
Mounting Style
- SMD/SMT SMD/SMT
封装 / 箱体
Package / Case
- SOT-360-20 SOT-764-20
High Level Output Current - - 24 mA - 24 mA
Logic Family - LVC LVC
Low Level Output Current - 24 mA 24 mA
Number of Channels - 8 8
工作电源电压
Operating Supply Voltage
- 1.8 V, 2.5 V, 3.3 V 1.8 V, 2.5 V, 3.3 V
输出类型
Output Type
- 3-State 3-State
传播延迟时间
Propagation Delay Time
- 16 ns at 1.2 V, 3.5 ns at 3.3 V 16 ns at 1.2 V
工厂包装数量
Factory Pack Quantity
- 1875 3000

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2457  2309  1223  1110  2408  59  37  18  35  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved