电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LV08PW-T

产品描述Logic Gates QUAD 2-INPUT AND GATE 3-VOLT
产品类别逻辑    逻辑   
文件大小81KB,共14页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LV08PW-T在线购买

供应商 器件名称 价格 最低购买 库存  
74LV08PW-T - - 点击查看 点击购买

74LV08PW-T概述

Logic Gates QUAD 2-INPUT AND GATE 3-VOLT

74LV08PW-T规格参数

参数名称属性值
Source Url Status Check Date2013-06-14 00:00:00
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明TSSOP,
针数14
Reach Compliance Codecompliant
系列LV/LV-A/LVX/H
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度5 mm
负载电容(CL)50 pF
逻辑集成电路类型AND GATE
湿度敏感等级1
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)33 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm
Base Number Matches1

文档预览

下载PDF文档
74LV08
Quad 2-input AND gate
Rev. 03 — 6 April 2009
Product data sheet
1. General description
The 74LV08 is a low-voltage Si-gate CMOS device that is pin and function compatible with
74HC08 and 74HCT08.
The 74LV08 provides a quad 2-input AND function.
2. Features
I
I
I
I
I
Wide operating voltage: 1.0 V to 5.5 V
Optimized for low voltage applications: 1.0 V to 3.6 V
Accepts TTL input levels between V
CC
= 2.7 V and V
CC
= 3.6 V
Typical output ground bounce < 0.8 V at V
CC
= 3.3 V and T
amb
= 25
°C
Typical HIGH-level output voltage (V
OH
) undershoot: > 2 V at V
CC
= 3.3 V and
T
amb
= 25
°C
I
ESD protection:
N
HBM JESD22-A114E exceeds 2000 V
N
MM JESD22-A115-A exceeds 200 V
I
Multiple package options
I
Specified from
−40 °C
to +85
°C
and from
−40 °C
to +125
°C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LV08N
74LV08D
74LV08DB
74LV08PW
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
Name
DIP14
SO14
SSOP14
TSSOP14
Description
plastic dual in-line package; 14 leads (300 mil)
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT27-1
SOT108-1
SOT337-1
SOT402-1
Type number

74LV08PW-T相似产品对比

74LV08PW-T 74LV08D-T 74LV08DB 74LV08DB-T 74LV08D
描述 Logic Gates QUAD 2-INPUT AND GATE 3-VOLT Logic Gates QUAD 2-INPUT AND GATE 3-VOLT Logic Gates QUAD 2-INPUT AND GATE 3-VOLT Logic Gates QUAD 2-INPUT AND GATE 3-VOLT Logic Gates QUAD 2-INPUT AND GATE 3-VOLT
是否Rohs认证 符合 符合 符合 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 TSSOP SOIC SSOP SSOP SOIC
包装说明 TSSOP, 3.90 MM, PLASTIC, MS-012, SOT108-1, SOP-14 5.30 MM, PLASTIC, MO-150, SOT337-1, SSOP-14 5.30 MM, PLASTIC, MO-150, SOT337-1, SSOP-14 3.90 MM, PLASTIC, MS-012, SOT108-1, SOP-14
针数 14 14 14 14 14
Reach Compliance Code compliant unknown unknown unknown unknown
系列 LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 e4 e4 e4 e4 e4
长度 5 mm 8.65 mm 6.2 mm 6.2 mm 8.65 mm
负载电容(CL) 50 pF 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 AND GATE AND GATE AND GATE AND GATE AND GATE
湿度敏感等级 1 1 1 1 1
功能数量 4 4 4 4 4
输入次数 2 2 2 2 2
端子数量 14 14 14 14 14
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SOP SSOP SSOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE
峰值回流温度(摄氏度) 260 260 260 260 260
传播延迟(tpd) 33 ns 33 ns 33 ns 33 ns 33 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.1 mm 1.75 mm 2 mm 2 mm 1.75 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 1 V 1 V 1 V 1 V 1 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 0.65 mm 1.27 mm 0.65 mm 0.65 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 30 30 30 30
宽度 4.4 mm 3.9 mm 5.3 mm 5.3 mm 3.9 mm
Source Url Status Check Date 2013-06-14 00:00:00 2013-06-14 00:00:00 - 2013-06-14 00:00:00 -
Base Number Matches 1 1 - 1 1
最大I(ol) - 0.016 A 0.006 A - 0.006 A
封装等效代码 - SOP14,.25 SSOP14,.3 - SOP14,.25
电源 - 3.3 V 3.3 V - 3.3 V
Prop。Delay @ Nom-Sup - 19 ns 19 ns - 19 ns
施密特触发器 - NO NO - NO

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 916  2138  482  911  246  30  27  52  44  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved