电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V2105L10PFG8

产品描述FIFO 256Kx18 3.3V SUPERSYNC FIFO
产品类别存储   
文件大小233KB,共26页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 选型对比 全文预览

72V2105L10PFG8在线购买

供应商 器件名称 价格 最低购买 库存  
72V2105L10PFG8 - - 点击查看 点击购买

72V2105L10PFG8概述

FIFO 256Kx18 3.3V SUPERSYNC FIFO

72V2105L10PFG8规格参数

参数名称属性值
产品种类
Product Category
FIFO
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
3 V
封装 / 箱体
Package / Case
TQFP-64
系列
Packaging
Reel
高度
Height
1.4 mm
长度
Length
14 mm
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
750
宽度
Width
14 mm
单位重量
Unit Weight
0.012720 oz

文档预览

下载PDF文档
3.3 VOLT HIGH DENSITY CMOS
SUPERSYNC FIFO™
131,072 x 18
262,144 x 18
FEATURES:
IDT72V295
IDT72V2105
Choose among the following memory organizations:
IDT72V295
131,072 x 18
IDT72V2105
262,144 x 18
Pin-compatible with the IDT72V255/72V265 and the IDT72V275/
72V285 SuperSync FIFOs
10ns read/write cycle time (6.5ns access time)
Fixed, low first word data latency time
5V input tolerant
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Retransmit operation with fixed, low first word data latency time
Empty, Full and Half-Full flags signal FIFO status
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of two preselected offsets
Program partial flags by either serial or parallel means
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
Easily expandable in depth and width
Independent Read and Write clocks (permit reading and writing
simultaneously)
Available in the 64-pin Thin Quad Flat Pack (TQFP)
High-performance submicron CMOS technology
Green parts available, see ordering information
The IDT72V295/72V2105 are exceptionally deep, high speed, CMOS
First-In-First-Out (FIFO) memories with clocked read and write controls. These
FIFOs offer numerous improvements over previous SuperSync FIFOs, includ-
ing the following:
• The limitation of the frequency of one clock input with respect to the other
has been removed. The Frequency Select pin (FS) has been removed,
DESCRIPTION:
FUNCTIONAL BLOCK DIAGRAM
WEN
WCLK
D
0
-D
17
LD SEN
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
WRITE CONTROL
LOGIC
RAM ARRAY
131,072 x 18
262,144 x 18
FLAG
LOGIC
WRITE POINTER
READ POINTER
OUTPUT REGISTER
MRS
PRS
READ
CONTROL
LOGIC
RT
RESET
LOGIC
RCLK
REN
OE
Q
0
-Q
17
4668 drw 01
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SuperSync FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©2016
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
AUGUST 2016
DSC-4668/6

72V2105L10PFG8相似产品对比

72V2105L10PFG8 72V2105L10PF8 72V295L15PF8 72V2105L15PF 72V2105L10PFG 72V295L10PFG 72V2105L15PFI 72V2105L20PF 72V2105L15PFGI8 72V295L10PF8
描述 FIFO 256Kx18 3.3V SUPERSYNC FIFO FIFO 256Kx18 3.3V SUPERSYNC FIFO FIFO 3.3V CONFIG 256KX9/128KX1 FIFO 256Kx18 3.3V SUPERSYNC FIFO Accelerometers 3-Axis 2x2mm LGA-12 2g-16g prog 10-bit FIFO 3.3V 4M SUPER SYNC II FIFO 256Kx18 3.3V SUPERSYNC FIFO FIFO 256Kx18 3.3V SUPERSYNC FIFO FIFO 256Kx18 3.3V SUPERSYNC FIFO FIFO 3.3V CONFIG 256KX9/128KX1
产品种类
Product Category
FIFO FIFO FIFO FIFO FIFO FIFO FIFO FIFO FIFO FIFO
制造商
Manufacturer
IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌)
RoHS Details No No No Details Details No No Details No
封装 / 箱体
Package / Case
TQFP-64 TQFP-64 TQFP-64 TQFP-64 TQFP-64 TQFP-64 TQFP-64 TQFP-64 TQFP-64 TQFP-64
系列
Packaging
Reel Reel Reel Tray Tray Tray Tray Tray Reel Reel
高度
Height
1.4 mm 1.4 mm 1.4 mm 1.4 mm 1.4 mm 1.4 mm 1.4 mm 1.4 mm 1.4 mm 1.4 mm
长度
Length
14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm
工厂包装数量
Factory Pack Quantity
750 750 750 45 45 45 45 45 750 750
宽度
Width
14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm 14 mm
电源电压-最大
Supply Voltage - Max
3.6 V 3.6 V - 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V -
电源电压-最小
Supply Voltage - Min
3 V 3 V - 3 V 3 V 3 V 3 V 3 V 3 V -
Moisture Sensitive Yes - Yes Yes Yes Yes Yes Yes Yes Yes
单位重量
Unit Weight
0.012720 oz 0.012720 oz - 0.012720 oz 0.012720 oz 0.012720 oz 0.012720 oz 0.012720 oz 0.012720 oz -
自动平衡式交流稳流电源
摘要:自动平衡式交流稳流电源是由自动平衡式交流稳压电源衍生而来的。自动平衡式交流稳压电源是利用输出电压采样来控制输出电压的偏离;而自动平衡式稳流电源则利用电流采样,对输出电流的偏离 ......
zbz0529 电源技术
基于XBee进行ZigBee组网——XBee介绍
XBee模块是Digi公司的一款采用ZigBee技术的无线模块,通过串口与单片机等设备间进行通信,能够非常快速地实现将设备接入到ZigBee网络的目的,我最近做的一个项目使用了该模块,感觉非常的好用, ......
Bitconn_Terry 无线连接
新加入的
新加入的,积分怎么赚。要下载个软件 ...
sxlfzjh 为我们提建议&公告
请教达人tlv2382该如何使用
想做个信号放大电路,2级放大的那种,用tlv2382,不知有人用过这个没?...
feefee1987 模拟与混合信号
这个程序的数据传送电路图怎么样设计
ORG 0000H AJMP MAIN MAIN: MOV R6,#16 ;数据个数 MOV R0,#40H ;设置数据首地址 TRANDATA1: ;将40~4FH 数 ......
weiqh 嵌入式系统
这个波形怎么产生
小弟初学verilog,最近遇到一题,输入input信号为50KHz,占空比80%,要在input的每个上升沿产生一个2us的高电平,信号output如下图,该怎么产生呢,看起来挺简单的,就是不知怎么下手,请高 ......
zhgshi FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 792  629  930  1977  1947  22  2  45  58  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved