电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC921M000DG

产品描述CMOS/TTL Output Clock Oscillator, 921MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC921M000DG概述

CMOS/TTL Output Clock Oscillator, 921MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC921M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率921 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
硬件工程师基础知识架构
目的:基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本知识。 1) 基本设计规范2) CPU基本知识、架构、性能及选型指导3) MOTOROLA公司的PowerPC系列基本知识、性能详解及选型 ......
jingcheng PCB设计
请问关于PDA和点菜宝的问题
请问:我们公司想开发餐饮系统的PDA或者点菜宝,这个餐饮系统是你在买点菜宝或者PDA硬件时人家给带,你只要做接口,还是人家只卖裸机。咱们得自己开发呢?要开发我大概的怎么做?有没有关于CE下 ......
raiderchina 嵌入式系统
快来!月月有奖第27期开始了~
分享不仅仅是一种给予,也一定会是一种收获!本活动从开展以来,已经有越来越多的网友来论坛发表他们的真知灼见,以及涌现了很多热心的网友帮忙答疑解惑。真是非常酷,感谢所有在这里的朋友!让 ......
okhxyyo 聊聊、笑笑、闹闹
《VHDL基础及经典实例开发》源程序
本帖最后由 paulhyde 于 2014-9-15 09:46 编辑 《VHDL基础及经典实例开发》源程序 ...
495277071 电子竞赛
跪求AD603实用AGC电路,最好是可以直接使用的,急求
大家好,本人最近正在寻求AGC电路解决方案,主要是基于AD603的,主要用于对超声波回波信号的放大和控制。查到AD603可以用在AGC电路中,可是按照附件中的电路搭起来,好像不起什么作用,希望高手 ......
ccxida 嵌入式系统
请教如何使Keil直接下载程序到外部NANDFLASH
由于项目需要比较多的图片,512K的内部Flash已经无法放下。因此外扩一片39VF1601的2M大小NandFlash,是否有方法能够直接通过Jtag(ulink2)或者类似于HJtag的方式下载部分程序(主要是数据 ......
musli stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2681  2083  2880  2612  145  45  11  53  49  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved