电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA994M000DG

产品描述CMOS/TTL Output Clock Oscillator, 994MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KA994M000DG概述

CMOS/TTL Output Clock Oscillator, 994MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA994M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率994 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
axd 中调试我的afx文件,没有有效汇编代码?
用axd调入别人的afx文件,可以看到汇编代码。 我编译的代码,用 armlink hello -o hello.afx 就没有汇编代码, 如何能让自己的afx文件,可以用axd调试呢? 平台:arm 板子:mc2410 sumsu ......
z2008h 嵌入式系统
dxp2004学习
目前刚开始学习dxp2004,但是有很多地方不懂,各位大神有没有推荐的参考书或者资料呢? ...
杨谨怿 PCB设计
【设计工具】OpenOCD内部Jtag层核心代码
OpenOCD内部Jtag层核心代码。OpenOCD可以使用户通过C代码仿真模拟Verilog。 83370...
GONGHCU FPGA/CPLD
我们的9854芯片是转接板做的,行否?!
本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 有没有大神知道呀, 我们的ad9854芯片是先焊在转接板上,然后自己画的外围PCB(带2013字样的)底板并制作的,不知能否满足要求? 有没有同样情 ......
armahc 电子竞赛
关于滤波电路中RC的取值问题
用TLC2254CN做了一个9HZ的二阶低通滤波,由f=1/(2pi×RC)得到RC乘积,但是具体的值怎么算,数值不同效果也不一样吧?...
皇极F1 模拟电子
关于波特率
外部晶振是24M 串口波特率设置为1M的时候,串口中断接收数据没有问题,但是设置为2M的时候就会出现问题,接收不了。 是不是我在中断函数里弄太多东西还是别的原因 求助...
小小小小菜鸟 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2755  1061  1763  2307  707  18  52  56  46  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved