电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510BBA200M000BAG

产品描述Standard Clock Oscillators Si510 3.3V LVDS 50ppm,OE high 200MHz
产品类别无源元件   
文件大小651KB,共31页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

510BBA200M000BAG在线购买

供应商 器件名称 价格 最低购买 库存  
510BBA200M000BAG - - 点击查看 点击购买

510BBA200M000BAG概述

Standard Clock Oscillators Si510 3.3V LVDS 50ppm,OE high 200MHz

510BBA200M000BAG规格参数

参数名称属性值
产品种类
Product Category
Standard Clock Oscillators
制造商
Manufacturer
Silicon Laboratories
RoHSDetails
产品
Product
Standard Clock Oscillators
频率
Frequency
200 MHz
频率稳定性
Frequency Stability
50 PPM
工作电源电压
Operating Supply Voltage
3.3 V
电源电压-最小
Supply Voltage - Min
2.97 V
电源电压-最大
Supply Voltage - Max
3.63 V
Output FormatLVDS
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
5 mm x 3.2 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
长度
Length
5 mm
宽度
Width
3.2 mm
系列
Packaging
Tray
占空比 - 最大
Duty Cycle - Max
52 %
安装风格
Mounting Style
SMD/SMT
工厂包装数量
Factory Pack Quantity
50
单位重量
Unit Weight
0.001764 oz

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Si510/511
Rev. 1.3 12/17
Copyright © 2017 by Silicon Laboratories
R7F0C802x Easy Start 计步器的实现(2)---与手机通信
本帖最后由 youki12345 于 2014-9-23 22:38 编辑 一个计步器除了要能够计算出当前所走的步数之外,更重要的是能够把这些步数显示出来。可以由于R7F0C8021芯片一共只有8个可用的引脚 ......
youki12345 瑞萨MCU/MPU
MSP-EXP430FR5739中的usb下载调试部分是否可以用于MSP430f169的在线调试?
在坛子里团购了 MSP-EXP430FR5739 的开发板,看到上面 usb下载调试部分和msp430fr5739部分是通过短路块相连的.请问高手: 1. 是否可以用这个usb下载调试器替代JTAG来在线调试 msp430f169系统板? 2 ......
Xsteam 微控制器 MCU
在PCB中走直角是否就一定错了呢?
在PCB中走直角是否就一定错了呢?这个问题的回答我暂时保留,但不可否认的是在我们学习PCB设计的最初阶段,一定会听到这样的涓涓教诲:注意走线不要走直角,注意走完线后要进行补泪滴处理, ......
okhxyyo PCB设计
LED护栏管的制作技术
一、LED护栏管概述: LED照明正越来越受到市场的追捧,现在城市的亮化工程已基本淘汰了霓虹灯而选用LED灯来制作。其中护栏管的应用尤其广泛,例如成都各个立交桥的亮化都用了大量的LED护栏管, ......
探路者 LED专区
quartus ii 里verilog HDL语言怎么进行综合呢?具体真操作呢
最近学习FPGA,对综合这概念还是朦朦胧胧的。我在网上查了知道综合能提高代码的质量和性能,但是就不知道具体怎么体现,怎么操作?所以向各位请教,quartus ii 里verilog HDL语言怎么进行综合呢 ......
shan_99 FPGA/CPLD
正点原子的RAW_UDP网速测试(Jperf工具)
测试下来网速只有1.2MBytes/sec,测试很久不知道怎么改了,求思路501940 ...
simple551 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1919  1993  115  2453  1203  39  41  3  50  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved