电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

854S057BGILF

产品描述Audio Amplifiers
产品类别半导体    逻辑   
文件大小459KB,共15页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

854S057BGILF在线购买

供应商 器件名称 价格 最低购买 库存  
854S057BGILF - - 点击查看 点击购买

854S057BGILF概述

Audio Amplifiers

854S057BGILF规格参数

参数名称属性值
产品种类
Product Category
Encoders, Decoders, Multiplexers & Demultiplexers
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
产品
Product
Multiplexers
Number of Input Lines4 Input
Number of Output Lines1 Output
传播延迟时间
Propagation Delay Time
800 ps
电源电压-最大
Supply Voltage - Max
2.5 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-20
系列
Packaging
Tube
高度
Height
1 mm
长度
Length
6.5 mm
工厂包装数量
Factory Pack Quantity
74
宽度
Width
4.4 mm
单位重量
Unit Weight
0.006737 oz

文档预览

下载PDF文档
4:1 or 2:1 LVDS Clock Multiplexer with
Internal Input Termination
854S057B
Datasheet
General Description
The 854S057B is a 4:1 or 2:1 LVDS Clock Multiplexer which can
operate up to 2GHz. The PCLK, nPCLK pairs can accept most
standard differential input levels. Internal termination is provided on
each differential input pair. The 854S057B operates using a 2.5V
supply voltage. The fully differential architecture and low propagation
delay make it ideal for use in high speed multiplexing applications.
The select pins have internal pulldown resistors. Leaving one input
unconnected (pulled to logic low by the internal resistor) will
transform the device into a 2:1 multiplexer. The SEL1 pin is the most
significant bit and the binary number applied to the select pins will
select the same numbered data input (i.e., 00 selects PCLK0,
nPCLK0).
Features
High speed differential multiplexer. The device can be configured
as either a 4:1 or 2:1 multiplexer
One LVDS output pair
Four selectable PCLK, nPCLK inputs with internal termination
PCLKx, nPCLKx pairs can accept the following differential
input levels: LVPECL, LVDS, CML, SSTL
Maximum output frequency: >2GHz
Part-to-part skew: 200ps (maximum)
Propagation delay: 800ps (maximum)
Additive phase jitter, RMS: 0.065ps (typical)
Full 2.5V power supply
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
Block Diagram
VT0
50
PCLK0
nPCLK0
VT1
50
PCLK1
nPCLK1
VT2
50
PCLK2
nPCLK2
VT3
50
PCLK3
nPCLK3
SEL1
Pulldown
SEL0
Pulldown
50
50
50
50
Pin Assignment
V
DD
PCLK0
VT0
nPCLK0
SEL1
SEL0
PCLK1
VT1
nPCLK1
GND
0 0
0 1
1 0
1 1
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
PCLK3
VT3
nPCLK3
Q
nQ
PCLK2
VT2
nPCLK2
GND
854S057B
Q
nQ
20-Lead TSSOP
4.4mm x 6.5mm x 0.925mm package body
G Package
Top View
©2016 Integrated Device Technology, Inc.
1
Revision B, February 10, 2016
liunx 配置静态IP 把ens33网卡改成eth0
【】修改网卡将ens33改为eth0 1.编辑gurb配置文件 vim /etc/sysconfig/grub 修改GRUB_CMDLINE_LINUX变量增加两个参数 GRUB_CMDLINE_LINUX="crashkernel=auto rd.lvm.lv=cl/root rd.lvm.lv ......
灞波儿奔 微控制器 MCU
1 UCOS介绍
这个大家都知道。呵呵。考虑到咱们学习的完整性还是在这里唠叨一下。让大家再熟悉一下。高手们忍耐一下吧! uC/OS II(Micro Control Operation System Two)是一个可以基于ROM运行的、可裁减的、 ......
兰博 嵌入式系统
一个浏览器最多可以打开多少窗口?
平时爱逛各电子论坛,使用搜狗浏览器,每天关闭时都是直接点击浏览器的关闭按钮全部关闭,不是点击窗口关闭按钮逐个关闭,然后第二天打开就是昨天关闭前的页面,始终保持在每天20几个标签页同时 ......
suoma 聊聊、笑笑、闹闹
基于WiFi的RFID读写器的设计
画好了一个相关的原理图,但是完全不知道它的正确性,有谁能看一下吗...
1814563997 无线连接
求SD卡视频录像机完整方案
技术要求: 1、影像设备:1/3英寸彩色CCD 2、最低像素:640×480 3、最低水平分辨率:420线 4、压缩方式:MPEG-4、H.263 5、最低帧速率:30fps 6、白平衡:自动 7、最低照度:0.5lux 8 ......
zyf1987 嵌入式系统
evc下能将HBITMAP hBitmap 输出为bmp,jpg,png,tiff吗?
evc下能将HBITMAP hBitmap 输出为bmp,jpg,png,tiff吗?...
cryptowings 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1034  847  2164  2313  2478  53  55  48  44  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved