电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V36100L7.5PFGI

产品描述FIFO, 64KX36, 5ns, Synchronous, CMOS, PQFP128, GREEN, PLASTIC, TQFP-128
产品类别存储    存储   
文件大小467KB,共48页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT72V36100L7.5PFGI概述

FIFO, 64KX36, 5ns, Synchronous, CMOS, PQFP128, GREEN, PLASTIC, TQFP-128

IDT72V36100L7.5PFGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码QFP
包装说明LFQFP,
针数128
Reach Compliance Codecompli
ECCN代码EAR99
最长访问时间5 ns
周期时间7.5 ns
JESD-30 代码R-PQFP-G128
JESD-609代码e3
长度20 mm
内存密度2359296 bi
内存宽度36
湿度敏感等级3
功能数量1
端子数量128
字数65536 words
字数代码64000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织64KX36
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)3.45 V
最小供电电压 (Vsup)3.15 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
3.3 VOLT HIGH-DENSITY SUPERSYNC II™
36-BIT FIFO
65,536 x 36
131,072 x 36
IDT72V36100
IDT72V36110
FEATURES:
Choose among the following memory organizations:
IDT72V36100
65,536 x 36
IDT72V36110
131,072 x 36
Higher density, 2Meg and 4Meg SuperSync II FIFOs
Up to 166 MHz Operation of the Clocks
User selectable Asynchronous read and/or write ports (PBGA Only)
User selectable input and output port bus-sizing
- x36 in to x36 out
- x36 in to x18 out
- x36 in to x9 out
- x18 in to x36 out
- x9 in to x36 out
Big-Endian/Little-Endian user selectable byte representation
5V input tolerant
Fixed, low first word latency
Zero latency retransmit
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Program programmable flags by either serial or parallel means
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
Easily expandable in depth and width
JTAG port, provided for Boundary Scan function (PBGA Only)
Independent Read and Write Clocks (permit reading and writing
simultaneously)
Available in a 128-pin Thin Quad Flat Pack (TQFP) or a 144-pin Plastic
Ball Grid Array (PBGA) (with additional features)
Pin compatible to the SuperSync II (IDT72V3640/72V3650/72V3660/
72V3670/72V3680/72V3690) family
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
*Available on the PBGA package only.
D
0
-D
n
(x36, x18 or x9)
WEN
WCLK/WR
LD SEN
*
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
*
ASYW
WRITE CONTROL
LOGIC
RAM ARRAY
65,536 x 36
131,072 x 36
WRITE POINTER
FLAG
LOGIC
READ POINTER
BE
IP
BM
IW
OW
MRS
PRS
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
RM
ASYR
*
RCLK/RD
*
*
**
*
TCK
TRST
TMS
TDI
TDO
JTAG CONTROL
(BOUNDARY
SCAN)
*
OE
Q
0
-Q
n
(x36, x18 or x9)
REN
*
6117 drw01
IDT and the IDT logo are trademarks of Integrated Device Technology, Inc. The SuperSync II FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
2005 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
NOVEMBER 2005
DSC-6117/12
音频信号的FIR滤波
音频信号的FIR滤波设计内容本设计是基于FPGA的音频信号FIR低通滤波,根据要求,采用Matlab对WAV音频文件进行读取和添加噪声信号、FFT分析、FIR滤波处理,并分析滤波的效果。通过Matlab的分析验 ......
daxigua FPGA/CPLD
关于串扰的问题
我的理解就是两条线之间存在电容或电感,在进行信号传输时,他们会通过 电容电感对彼此进行干扰,而且两条线挨得越近这种现象就越明显, 所以我们要避免干扰就不应该走平行线而且线踞应比较大 ......
jialaolian PCB设计
【转】EC电磁学计算软件
1.有效的解决传输线的阻抗计算。 a.算法基于IPC b.可以解决所有PCB设计层叠及阻抗的计算 c.中、英文界面友好 2.解决电源载流设计方案 解决电源的走线、铜皮、过孔载流,温升,DC损耗问 ......
lixiaohai8211 模拟电子
征求升压板电路图
本帖最后由 paulhyde 于 2014-9-15 09:16 编辑 现征求一个手机移动充内部的升压板电路图,其中输入为4.2V输出为6V的,希望各位大哥大姐,小弟小妹赞助一个原理图,毕业设计要用啊~紧急~谢谢啦 另 ......
vckele 电子竞赛
建议大家上传资料的时候把资料内容写的尽量清楚些
如题,大家把自己的资料拿出来分享本来是一件很有意义的事情,但是好的资料并不是对每个人适用,我就下过好几次看题目好像是对我有用的东西,但是下来一看内容不太对口,浪费点芯币没什么,还浪 ......
dongning 模拟电子
FPGA的问题
本帖最后由 paulhyde 于 2014-9-15 09:09 编辑 在国赛中,FPGA的应用属于哪个方面的多一点?(硬件还是软件) ...
非图后来之福报 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1083  1561  2749  1811  1385  18  58  57  59  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved