电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4QV01KG-0065CDI

产品描述Programmable Oscillators
产品类别无源元件   
文件大小329KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4QV01KG-0065CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N4QV01KG-0065CDI - - 点击查看 点击购买

8N4QV01KG-0065CDI概述

Programmable Oscillators

8N4QV01KG-0065CDI规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
产品
Product
VCXO

文档预览

下载PDF文档
Quad-Frequency Programmable
VCXO
General Description
The IDT8N4QV01 is a Quad-Frequency Programmable VCXO with
very flexible frequency and pull-range programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum of high clock frequency and low phase noise
performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 10-lead ceramic 5mm x
7mm x 1.55mm package.
Besides the 4 default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4QV01 can be programmed via the I
2
C
interface to any output clock frequency between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷N (N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to 4
independent PLL, P, M and N divider registers (P, MINT, MFRAC and
N), reprogramming those registers to other frequencies under
control of FSEL0 and FSEL1 is supported. The extended
temperature range supports wireless infrastructure, tele-
communication and networking end equipment requirements.
IDT8N4QV01 REV G
DATASHEET
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order codes),
re-programmable by I
2
C
I
2
C programming interface for the output clock frequency, APR
and internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
Absolute pull-range (APR) programmable from ±4.5ppm to
±754.5ppm
One 2.5V or 3.3V LVDS differential clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.494ps
(typical)
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.594ps (typical)
2.5V or 3.3V supply voltage modes
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) packaging
Block Diagram
OSC
114.285 MHz
÷MINT,
MFRAC
2
VC
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock
®
NG
VCO
1950-2600MHz
÷N
Q
nQ
VC 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
A/D
7
25
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
7
IDT8N4QV01 REV G DATA SHEET
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4QV01GCD REVISION A MARCH 11, 2014
1
©2014 Integrated Device Technology, Inc.
“约会春天”+厂边游
“约会春天”+厂边天天游 最近没有出游计划,只是2点一线,上班下班! 不过最近发现一个游玩的好地方,就是厂边上河边,虽然每天经过的人很多,谁想到呢! 随便在河里放了一 ......
蓝雨夜 聊聊、笑笑、闹闹
第四篇 【sensorTile】LSM6SM双击记录起来
本帖最后由 常见泽1 于 2017-3-2 15:06 编辑 一、芯片简单介绍意法半导体的新产品LSM6DSL和LSM6DSM 6轴MEMS惯性模块内置创新的电源管理功能、增强的陀螺仪设计和高效数据分批处理功能。这些 ......
常见泽1 MEMS传感器
电源电路设计
不错的资料哦...
心仪 电源技术
ARM入门推荐文章
“ARM怎么入门”。我不是高手,仍然是菜鸟。 http://www.armforum.cn 但是回想起自己当时的迷茫,特意写了这篇东西,当作给和我一样的兄弟姐妹的帮助吧。问这个问题的人多半不是已经工作的工 ......
黑衣人 ARM技术
真心求教,MUX的DATA输入端为什么会有重复?
图中红色字体,i~0:OUT有两个,多路选择器的数据输入端为什么会有重复,重复部分岂不是多此一举了?...
cyberly FPGA/CPLD
IPTV井喷即将到来 政策环境和运营模式明朗?
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑  而在电信运营商方面,年初实施了被称为网通IPTV第一单的北京网通,已计划将IPTV用户数已从原定的5万户扩充为10万户。上海电信随后完成国 ......
feifei 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1349  374  2912  1617  1635  55  21  19  5  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved