电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4DV85BC-0097CDI8

产品描述Programmable Oscillators PROGRAMMABLE FEMTOCLOCK
产品类别无源元件   
文件大小344KB,共18页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4DV85BC-0097CDI8在线购买

供应商 器件名称 价格 最低购买 库存  
8N4DV85BC-0097CDI8 - - 点击查看 点击购买

8N4DV85BC-0097CDI8概述

Programmable Oscillators PROGRAMMABLE FEMTOCLOCK

8N4DV85BC-0097CDI8规格参数

参数名称属性值
产品种类
Product Category
Programmable Oscillators
制造商
Manufacturer
IDT(艾迪悌)
产品
Product
VCXO
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
1000

文档预览

下载PDF文档
LVDS Dual-Frequency Programmable VCXO
IDT8N4DV85
DATASHEET
General Description
The IDT8N4DV85 is a LVDS Dual-Frequency Programmable VCXO
with very flexible frequency and pull-range programming capabilities.
The device uses IDT’s fourth generation FemtoClock® NG
technology for an optimum of high clock frequency and low phase
noise performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm
x 1.55mm package.
The device can be factory-programmed to any two frequencies in the
range of 15.476MHz to 866.67MHz and from 975MHz to 1300 MHz
to the very high degree of frequency precision of 218Hz or better.
The output frequency is selected by the FSEL pin. The extended
temperature range supports wireless infrastructure,
telecommunication and networking end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1300MHz
Two factory-programmed output frequencies
Frequency programming resolution is 218Hz and better
Absolute pull range (APR) programmable from ±4.5 to ±754.5ppm
One 2.5V or 3.3V LVDS clock output
Output enable control input, LVCMOS/LVTTL compatible
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.47ps (typical)
2.5V or 3.3V supply voltage
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm x 1.55mm
package
Block Diagram
OSC
114.285 MHz
2
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
VC 1
FSEL 2
GND 3
6 V
CC
5 nQ
4 Q
÷MINT,
MFRAC
9
IDT8N4DV85
6-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
VC
Pulldown
A/D
23
Configuration Register (ROM)
(Frequency, Pull range, Polarity)
7
FSEL
IDT8N4DV85CCD REVISION B NOVEMBER 20, 2013
1
©2013 Integrated Device Technology, Inc.
基于msp430F2111的流水灯设计
以下我写的代码,可是在proteus中仿真出不来效果 void main( void ){ // Stop watchdog timer to prevent time out reset WDTCTL = WDTPW + WDTHOLD; TACTL=TASSEL_2+ID_1+MC_1; CCTL0|=CCIE; ......
milkman 微控制器 MCU
进入LINUX后显示-bash-3.2的解决办法
进入linux后提示符显示-bash-3.2我的用户名突然变成bash -3.2#正解1:原因是把root下自己home内的/.bashrc之类的文件删掉了解决方法:cp -a /etc/skel/. /home/xxxx为你的用户名.后面有空格然后 ......
wanghongyang Linux开发
【信号处理】:经典资料《数字信号处理的FPGA实现》中英版本等
最近恰好在研究数字信号处理的FPGA实现问题,搜集了几本实用的书籍: 《数字信号处理的FPGA实现》及其所附带光盘的vhdl、verilog代码,挺有用的 大家可以看看,还有无线通信FPGA设计 田耕等编著 ......
mlk123 FPGA/CPLD
好书推荐 --------《微波射频电路设计与仿真100例》
199675 199676 199677 199678 199679 199680 199681 199682 199683 下载: 199684 ...
dontium 无线连接
STM32网络之SMI接口
1 以太网简介 STM32F20X和STM32F21的以太网外设可接受和发送数据按照IEE802.3-2002标准。 以太网提供一个完整的、灵活的外设去满足不同应用和要求。它支持与外部相连(PHY)的两个标准的工业 ......
嵌入式enjoy stm32/stm8
Verilog避免锁存器的一种方法
为避免锁存器,可以在ALWAYS块中对变量预先进行无条件默认赋值,如下: 这是比较简单避免锁存器的方法,个人觉得即使默认赋值了也应该在判断语句中写全变量。 下面是一个代码书写风格,个人觉 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1079  1030  301  2757  2616  2  59  12  58  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved