电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC454M000DGR

产品描述LVDS Output Clock Oscillator, 454MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BC454M000DGR概述

LVDS Output Clock Oscillator, 454MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC454M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率454 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
周立功easyarm2103的全部次料
好东西大家分享,这个也许对别的型号也有帮助。...
ren364940161 ARM技术
PCB设计中的载流量计算-关于盎司OZ
PCB板铜箔载流量 一、铜箔体积与电流之间关系 以下是铜箔体积和通过电流之间的大概关系,仅供参考:铜箔宽度 铜箔厚度 70um 50um 35um(约1盎司)2.50mm 6.00A 5.10A 4.50A2.00mm 5.10A ......
f117c 模拟电子
STM32CubeMX生成串口1中断初始化代码的问题
423557 423556 423555 423554 我用STM32CubeMX生成STM32L151C8T6的串口1中断初始化代码。 在串口1那儿出现一个感叹号 请问高手,哪里的问题,如何消除?谢谢! ...
chenbingjy stm32/stm8
wdm.h 和 ntddk.h 谁有这两个头文件(vc6下的)
我在编译我的一个程序时 提示缺少这两个文件 谁有的话发给我下 收到就给分,发到我邮箱 谢谢! EMAIL:wt7893434@163.com...
huangnian 嵌入式系统
Protel For Windows 常见问题及解决方法
网上看到的一些关于运用protel过程中的常见问题以及解决方法!很实用的!...
天道自然 PCB设计
RS232串口控制继电器板(独立控制16路)
本板用于继电器单独控制打开、关闭。上位机(PC机)通过串口连接到本控制继电器板后,向控制继电器板发送一串ASCII代码指令既可控制某个(或全部)继电器打开或关闭,完全不必要考虑继电器的硬 ......
lydnkj888 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 782  986  1359  506  1294  38  45  32  24  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved