电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

ATH3000L-25UI

产品描述UV PLD, 25ns, PAL-Type, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
产品类别可编程逻辑器件    可编程逻辑   
文件大小395KB,共12页
制造商Atmel (Microchip)
下载文档 详细参数 全文预览

ATH3000L-25UI概述

UV PLD, 25ns, PAL-Type, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68

ATH3000L-25UI规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码PGA
包装说明WPGA, PGA68,11X11
针数68
Reach Compliance Codecompliant
其他特性PAL WITH MACROCELLS; 56 MACROCELLS; 2 EXTERNAL CLOCKS
架构PAL-TYPE
最大时钟频率25 MHz
JESD-30 代码S-CPGA-P68
JESD-609代码e0
长度29.464 mm
专用输入次数2
I/O 线路数量56
输入次数56
输出次数56
端子数量68
最高工作温度85 °C
最低工作温度-40 °C
组织2 DEDICATED INPUTS, 56 I/O
输出函数MACROCELL
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码WPGA
封装等效代码PGA68,11X11
封装形状SQUARE
封装形式GRID ARRAY, WINDOW
电源5 V
可编程逻辑类型UV PLD
传播延迟25 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
宽度29.464 mm
Base Number Matches1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 29  693  837  1029  1479 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved