电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN54LS273J

产品描述LS SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CDIP20, 0.300 INCH, CERAMIC, DIP-20
产品类别逻辑    逻辑   
文件大小64KB,共3页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

SN54LS273J概述

LS SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CDIP20, 0.300 INCH, CERAMIC, DIP-20

SN54LS273J规格参数

参数名称属性值
厂商名称NXP(恩智浦)
零件包装代码DIP
包装说明0.300 INCH, CERAMIC, DIP-20
针数20
Reach Compliance Codecompliant
系列LS
JESD-30 代码R-CDIP-T20
逻辑集成电路类型D FLIP-FLOP
位数8
功能数量1
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)27 ns
认证状态Not Qualified
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级MILITARY
端子形式THROUGH-HOLE
端子位置DUAL
触发器类型POSITIVE EDGE
最小 fmax30 MHz
Base Number Matches1

文档预览

下载PDF文档
OCTAL D FLIP-FLOP WITH CLEAR
The SN54 / 74LS273 is a high-speed 8-Bit Register. The register consists of
eight D-Type Flip-Flops with a Common Clock and an asynchronous active
LOW Master Reset. This device is supplied in a 20-pin package featuring 0.3
inch lead spacing.
SN54/74LS273
8-Bit High Speed Register
Parallel Register
Common Clock and Master Reset
Input Clamp Diodes Limit High-Speed Termination Effects
CONNECTION DIAGRAM DIP
(TOP VIEW)
VCC Q7
20 19
D7
18
D6
17
Q6
16
Q5
15
D5
14
D
4
13
Q4
12
CP
11
OCTAL D FLIP-FLOP
WITH CLEAR
LOW POWER SCHOTTKY
20
1
J SUFFIX
CERAMIC
CASE 732-03
1
MR
PIN NAMES
2
Q0
3
D0
4
D1
5
Q1
6
Q2
7
D2
8
D3
9
Q3
10
GND
20
1
N SUFFIX
PLASTIC
CASE 738-03
LOADING
(Note a)
HIGH
LOW
0.25 U.L.
0.25 U.L.
0.25 U.L.
5 (2.5) U.L.
CP
D0 – D7
MR
Q0 – Q7
Clock (Active HIGH Going Edge) Input
Data Inputs
Master Reset (Active LOW) Input
Register Outputs (Note b)
0.5 U.L.
0.5 U.L.
0.5 U.L.
10 U.L.
20
1
DW SUFFIX
SOIC
CASE 751D-03
NOTES:
a) 1 TTL Unit Load (U.L.) = 40
µA
HIGH/1.6 mA LOW.
b) The Output LOW drive factor is 2.5 U.L. for Military (54) and 5 U.L. for Commercial
(74) Temperature Ranges.
ORDERING INFORMATION
SN54LSXXXJ
Ceramic
SN74LSXXXN Plastic
SN74LSXXXDW SOIC
TRUTH TABLE
MR
L
H
H
CP
X
Dx
X
H
L
Qx
L
H
L
H = HIGH Logic Level
L = LOW Logic Level
X = Immaterial
LOGIC DIAGRAM
11
3
4
7
8
13
14
17
18
D0
D1
D2
D3
D4
D5
D6
D7
CP
CP D
CD Q
CP D
CD Q
CP D
CD Q
CP D
CD Q
CP D
CD Q
CP D
CD Q
CP D
CD Q
CP D
CD Q
1
MR
VCC = PIN 20
GND = PIN 10
= PIN NUMBERS
Q0
2
Q1
5
Q2
6
Q3
9
Q4
12
Q5
15
Q6
16
Q7
19
FAST AND LS TTL DATA
5-1

SN54LS273J相似产品对比

SN54LS273J SN74LS273DW SN74LS273N
描述 LS SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CDIP20, 0.300 INCH, CERAMIC, DIP-20 IC,FLIP-FLOP,OCTAL,D TYPE,LS-TTL,SOP,20PIN,PLASTIC LS SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDIP20, 0.300 INCH, PLASTIC, DIP-20
零件包装代码 DIP SOIC DIP
包装说明 0.300 INCH, CERAMIC, DIP-20 SOP, 0.300 INCH, PLASTIC, DIP-20
针数 20 20 20
Reach Compliance Code compliant unknown compliant
系列 LS LS LS
JESD-30 代码 R-CDIP-T20 R-PDSO-G20 R-PDIP-T20
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP
位数 8 8 8
功能数量 1 1 1
端子数量 20 20 20
最高工作温度 125 °C 70 °C 70 °C
输出极性 TRUE TRUE TRUE
封装主体材料 CERAMIC, METAL-SEALED COFIRED PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 DIP SOP DIP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 IN-LINE SMALL OUTLINE IN-LINE
传播延迟(tpd) 27 ns 27 ns 27 ns
认证状态 Not Qualified Not Qualified Not Qualified
最大供电电压 (Vsup) 5.5 V 5.25 V 5.25 V
最小供电电压 (Vsup) 4.5 V 4.75 V 4.75 V
标称供电电压 (Vsup) 5 V 5 V 5 V
表面贴装 NO YES NO
技术 TTL TTL TTL
温度等级 MILITARY COMMERCIAL COMMERCIAL
端子形式 THROUGH-HOLE GULL WING THROUGH-HOLE
端子位置 DUAL DUAL DUAL
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
最小 fmax 30 MHz 30 MHz 30 MHz
Base Number Matches 1 1 1
厂商名称 NXP(恩智浦) NXP(恩智浦) -

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1955  1415  1637  2035  1846  44  16  59  14  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved