电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVT16500ADGG,112

产品描述74LVT16500A - 3.3 V 18-bit universal bus transceiver; 3-state TSSOP 56-Pin
产品类别逻辑    逻辑   
文件大小216KB,共20页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74LVT16500ADGG,112概述

74LVT16500A - 3.3 V 18-bit universal bus transceiver; 3-state TSSOP 56-Pin

74LVT16500ADGG,112规格参数

参数名称属性值
Brand NameNexperia
零件包装代码TSSOP
包装说明TSSOP,
针数56
制造商包装代码SOT364-1
Reach Compliance Codecompliant
其他特性WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
系列LVT
JESD-30 代码R-PDSO-G56
JESD-609代码e4
长度14 mm
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
湿度敏感等级1
位数18
功能数量1
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)6.4 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度6.1 mm
Base Number Matches1

文档预览

下载PDF文档
Important notice
Dear Customer,
On 7 February 2017 the former NXP Standard Product business became a new company with the
tradename
Nexperia.
Nexperia is an industry leading supplier of Discrete, Logic and PowerMOS
semiconductors with its focus on the automotive, industrial, computing, consumer and wearable
application markets
In data sheets and application notes which still contain NXP or Philips Semiconductors references, use
the references to Nexperia, as shown below.
Instead of http://www.nxp.com, http://www.philips.com/ or http://www.semiconductors.philips.com/,
use
http://www.nexperia.com
Instead of sales.addresses@www.nxp.com or sales.addresses@www.semiconductors.philips.com, use
salesaddresses@nexperia.com
(email)
Replace the copyright notice at the bottom of each page or elsewhere in the document, depending on
the version, as shown below:
- © NXP N.V. (year). All rights reserved or © Koninklijke Philips Electronics N.V. (year). All rights
reserved
Should be replaced with:
-
© Nexperia B.V. (year). All rights reserved.
If you have any questions related to the data sheet, please contact our nearest sales office via e-mail
or telephone (details via
salesaddresses@nexperia.com).
Thank you for your cooperation and
understanding,
Kind regards,
Team Nexperia

74LVT16500ADGG,112相似产品对比

74LVT16500ADGG,112 74LVT16500ADGG,118 74LVT16500ADGGS 74LVT16500ADGGY
描述 74LVT16500A - 3.3 V 18-bit universal bus transceiver; 3-state TSSOP 56-Pin 74LVT16500A - 3.3 V 18-bit universal bus transceiver; 3-state TSSOP 56-Pin 74LVT16500A - 3.3 V 18-bit universal bus transceiver; 3-state TSSOP 56-Pin 74LVT16500A - 3.3 V 18-bit universal bus transceiver; 3-state TSSOP 56-Pin
Brand Name Nexperia Nexperia Nexperia Nexperia
零件包装代码 TSSOP TSSOP TSSOP TSSOP
包装说明 TSSOP, TSSOP, TSSOP, TSSOP,
针数 56 56 56 56
制造商包装代码 SOT364-1 SOT364-1 SOT364-1 SOT364-1
其他特性 WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
系列 LVT LVT LVT LVT
JESD-30 代码 R-PDSO-G56 R-PDSO-G56 R-PDSO-G56 R-PDSO-G56
长度 14 mm 14 mm 14 mm 14 mm
逻辑集成电路类型 REGISTERED BUS TRANSCEIVER BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER
位数 18 18 18 18
功能数量 1 1 1 1
端口数量 2 2 2 2
端子数量 56 56 56 56
最高工作温度 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP TSSOP TSSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
座面最大高度 1.2 mm 1.2 mm 1.2 mm 1.2 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 2.7 V 2.7 V 2.7 V 2.7 V
表面贴装 YES YES YES YES
技术 BICMOS BICMOS BICMOS BICMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 0.5 mm 0.5 mm 0.5 mm 0.5 mm
端子位置 DUAL DUAL DUAL DUAL
宽度 6.1 mm 6.1 mm 6.1 mm 6.1 mm
Base Number Matches 1 1 1 1
Reach Compliance Code compliant - compliant compliant
传播延迟(tpd) 6.4 ns - 6.4 ns 6.4 ns
标称供电电压 (Vsup) 3.3 V - 3.3 V 3.3 V
【助学】AD采样例程
中秋献礼! 不使用信号源输入时需要如下改动: 1、将C22短接或者焊接0欧姆电阻 2、去掉R17和R32 的100欧阻抗匹配电阻 注意自环功能的话请准备跳线帽或者使用焊锡SMA旁边2.54排针的2个管脚 ......
kdy FPGA/CPLD
一种自动识别噪声调频信号的方法
 电子干扰是现代电子战的重要组成部分,包括无源干扰和有源干扰,其中,有源干扰可以分为欺骗干扰和遮蔽干扰。欺骗干扰是采用假的目标和信息作用于雷达的目标检测和跟踪系统,使雷达不能正确的 ......
xtss 无线连接
高云FPGA各种手册
这些手册是高云云源IDE安装后自带的,里边有英文、中文和日文各种版本,资料非常好,还没收到板子的小伙伴可以先学习学习。 576785 576784 576783 576782 576781 576780 5 ......
littleshrimp 国产芯片交流
编译loadcepc.exe源代码问题
本人在学习wince开发,已经完成nk.bin的裁剪,也能够利用MSDOS(6.2版本)+LOADCEPC 在X86 CPU上进行加载启动,可是在启动解压时难看的进度条,想加载自己的启动画面,想通过修改在Wince目录 ......
tomlinson 嵌入式系统
请教:PCI空间到系统空间的地址映射问题!
下面是bsp包里的配置文件,谁能帮忙解释一下pci的空间是怎么映射到系统空间的? 谢谢! #ifdef INCLUDE_PCI #define INCLUDE_PCI_AUTOCONF /* CPU Addr PCI Addr PCI_ ......
bluegrid 嵌入式系统
(高手请进)编译之后,为什么不能在机器码中找到源代码中对应的部分。
cpu:PowerPC。 源代码中有一函数:REX_Thread::LockContext(); 正常情况下,编译之后为:bl 0x......(上述函数的地址) 但下面这个函数(请看代码一)很奇怪,编译之后根本找不到bl指令,而 ......
04616115 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1269  1628  2597  1919  2745  34  23  59  27  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved