电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA1348M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1348MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QA1348M00DGR概述

CMOS/TTL Output Clock Oscillator, 1348MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA1348M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1348 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STC89C52 程序求助,关于if 和 else
if(temp>settemp) { if(temp>2500) { moto1=0; } else { moto=0; } } else { moto=1; moto1=1; }...
半亩先生 51单片机
我们不是为大赛而活着。
现在大赛已经结束了。 难道没有大赛就不学习了吗?...
救火车 单片机
提问+MSP430时钟切换问题
以前我使用MSP430G2553做过一个低功耗项目,项目使用的MSP430G2553外部使用时钟晶振11.0582的晶振。在睡眠模式下使用此晶振,启动后使切换到内部1M晶振。这两种模式切换的过程中,会不会的引起 ......
billjing 微控制器 MCU
如何把频率计做得很精确
本帖最后由 weizhongc 于 2015-7-24 09:14 编辑 今天回答了一个帖子,一个有关于频率计的问题。 可能感觉就是很简单的一个东西,就一个计数器,一个 ......
weizhongc stm32/stm8
什么是DSP
信息化的基础是数字化。 数字化的核心技术之一是数字信号处理。 数字信号处理的任务在很大程度上需要由DSP器件来完成。 DSP技术已成为人们日益关注的并得到迅速发展的前沿技术。 DSP是一种快速 ......
2345 DSP 与 ARM 处理器
《运算放大器噪声优化手册》阅读【Ⅲ】 运放噪声简介与计算
本帖最后由 dontium 于 2015-1-23 11:23 编辑 《运算放大器噪声优化手册》一书非常好的一点是理论与实际相结合。每章后面还有习题,答案还有具体的计算过程。可谓手把手的教,既形象又具体 ......
zca123 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 190  1350  1654  2526  2389  5  31  37  34  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved